基于FPGA和USB的数字化多道脉冲幅度分析系统
| 中文摘要 | 第3-4页 |
| ABSTRACT | 第4页 |
| 第一章 引言 | 第7-10页 |
| 1.1 选题依据、研究意义 | 第7-8页 |
| 1.2 研究现状 | 第8页 |
| 1.3 主要研究内容 | 第8-9页 |
| 1.4 章节安排 | 第9-10页 |
| 第二章 系统设计方案 | 第10-16页 |
| 2.1 数字化多道脉冲幅度分析器 | 第10-11页 |
| 2.2 系统结构 | 第11-16页 |
| 2.2.1 AD9254芯片 | 第11-13页 |
| 2.2.2 FPGA设计 | 第13-14页 |
| 2.2.3 USB芯片 | 第14-16页 |
| 第三章 数字信号处理算法的FPGA实现 | 第16-26页 |
| 3.1 阈值甄别 | 第16-17页 |
| 3.2 梯形滤波成形 | 第17-23页 |
| 3.2.1 设计方案 | 第17-18页 |
| 3.2.2 算法的Mat lab仿真 | 第18-20页 |
| 3.2.3 算法的FPGA硬件实现 | 第20-23页 |
| 3.3 快成形与堆积拒绝 | 第23-24页 |
| 3.4 脉冲峰值提取 | 第24-26页 |
| 第四章 USB2.0芯片的驱动及上位机软件的设计 | 第26-37页 |
| 4.1 EZ_USB FX2从属FIFO | 第26-27页 |
| 4.2 工作模式选择 | 第27-28页 |
| 4.3 固件程序设计 | 第28-32页 |
| 4.4 EZ_USB芯片的驱动 | 第32-35页 |
| 4.5 上位机软件的设计 | 第35-37页 |
| 第五章 基于FPGA的SOC设计 | 第37-43页 |
| 5.1 SOPC介绍 | 第37页 |
| 5.2 基于FPGA的SOC设计 | 第37-43页 |
| 第六章 实验测试 | 第43-55页 |
| 6.1 实验测试装置 | 第43-45页 |
| 6.2 梯形滤波成形测试 | 第45-47页 |
| 6.3 系统性能参数测量 | 第47-55页 |
| 6.3.1 积分非线性(INL)的测量 | 第47-49页 |
| 6.3.2 系统微分非线性(DNL)测量 | 第49-50页 |
| 6.3.3 能谱测量 | 第50-55页 |
| 第七章 总结与展望 | 第55-57页 |
| 7.1 总结 | 第55页 |
| 7.2 展望 | 第55-57页 |
| 参考文献 | 第57-59页 |
| 在学期间研究成果 | 第59-60页 |
| 致谢 | 第60页 |