| Abstract | 第1-6页 |
| 摘要 | 第6-8页 |
| Abbreviation Description | 第8-10页 |
| Catalogue | 第10-13页 |
| 1 Introduction | 第13-16页 |
| ·Motivation | 第13-14页 |
| ·Research Focus | 第14-15页 |
| ·Research Goals | 第15页 |
| ·Thesis Organization | 第15-16页 |
| 2 DTV Broadcasting System Description | 第16-36页 |
| ·Wireless Communication Link Analysis | 第16-24页 |
| ·Propagation Noise | 第17-18页 |
| ·ACI | 第18-19页 |
| ·CCI | 第19-20页 |
| ·Fading channel | 第20-22页 |
| ·Implementation loss | 第22-24页 |
| ·DTV Standards | 第24-26页 |
| ·Brief Specification of Practical DTV Systems | 第26-30页 |
| ·DVB-S2 | 第27-28页 |
| ·CMMB | 第28-30页 |
| ·DTV Receiver System Description | 第30-35页 |
| ·Antenna | 第31页 |
| ·Tuner | 第31-32页 |
| ·ADC | 第32-33页 |
| ·Auto Gain Control Circuit | 第33-34页 |
| ·Demodulator | 第34-35页 |
| ·Summary | 第35-36页 |
| 3 Signal Pre-processing | 第36-58页 |
| ·DC offset Elimination | 第36-39页 |
| ·Algorithm | 第36-38页 |
| ·Simulation result | 第38-39页 |
| ·I/Q Imbalance Elimination | 第39-44页 |
| ·Conventional Algorithm | 第40-41页 |
| ·Simplified Algorithm | 第41页 |
| ·Proposed Algorithm | 第41-43页 |
| ·Simulation result | 第43-44页 |
| ·ACI Elimination | 第44-52页 |
| ·Proposed Anti-aliasing Filter Design | 第44-47页 |
| ·Match filter | 第47-48页 |
| ·ACI filter | 第48-50页 |
| ·Simulation result | 第50-52页 |
| ·CCI Elimination | 第52-57页 |
| ·Impact | 第52-53页 |
| ·Elimination Issue | 第53-56页 |
| ·Simulation result | 第56-57页 |
| ·Summary | 第57-58页 |
| 4 Synchronization in Time Domain | 第58-75页 |
| ·DDFS | 第58-64页 |
| ·Look-up Table | 第59-60页 |
| ·CORDIC | 第60-62页 |
| ·Simulation result | 第62-64页 |
| ·Timing recovery | 第64-71页 |
| ·Interpolation | 第64-67页 |
| ·TED | 第67-68页 |
| ·NCO | 第68-69页 |
| ·Simulation result | 第69-71页 |
| ·Symbol synchronization | 第71-74页 |
| ·Improved Symbol Synchronization | 第71-73页 |
| ·Simulation Result | 第73-74页 |
| ·Summary | 第74-75页 |
| 5 VLSI Architecture for Signal Pre-processing and Synchronization Algorithms | 第75-92页 |
| ·Direct Current offset Eliminator | 第75-76页 |
| ·I/Q Imbalance Eliminator | 第76-78页 |
| ·DDFS | 第78-80页 |
| ·Look-up table | 第78-79页 |
| ·Iterative CORDIC | 第79-80页 |
| ·Unrolled structure | 第80页 |
| ·ACI Eliminators | 第80-85页 |
| ·Direct FIR Architecture | 第80-81页 |
| ·Multiplexing Architecture | 第81-82页 |
| ·FIR Architecture base on CSD | 第82-84页 |
| ·Multi-coefficient Filter | 第84-85页 |
| ·CCI Eliminator | 第85-86页 |
| ·Timing Recovery | 第86-90页 |
| ·Interpolator | 第87-88页 |
| ·TED | 第88-89页 |
| ·NCO | 第89-90页 |
| ·Symbol Synchronization | 第90-91页 |
| ·Summary | 第91-92页 |
| 6 Application in Practical DTV Receivers | 第92-103页 |
| ·Pre-processing and Timing Recovery for DVB-S2 Receivers | 第92-95页 |
| ·Sub-System Level Design | 第92-93页 |
| ·Sub-System Architecture | 第93-94页 |
| ·Test Platform | 第94-95页 |
| ·Test result | 第95页 |
| ·Signal Pre-processing and Synchronization for CMMB Receivers | 第95-99页 |
| ·Sub-System Level Design | 第96-97页 |
| ·Sub-System Architecture | 第97页 |
| ·Test Platform | 第97-98页 |
| ·Test result | 第98-99页 |
| ·Universal Platform and IP Reuse | 第99-103页 |
| ·Universal Platform for Signal Pre-processing and Synchronization of DTV Receivers | 第100-101页 |
| ·IP Reuse Issue | 第101-103页 |
| 7 Conclusion and Future Work | 第103-105页 |
| ·Conclusion | 第103-104页 |
| ·Future work | 第104-105页 |
| References | 第105-107页 |
| Recruited and published papers | 第107-108页 |
| Acknowledgments | 第108-109页 |