摘要 | 第6-7页 |
ABSTRACT | 第7页 |
第一章 绪论 | 第11-17页 |
1.1 课题来源及背景 | 第11-12页 |
1.2 课题研究的意义 | 第12-13页 |
1.3 国内外研究现状 | 第13-15页 |
1.4 论文主要内容和组织结构 | 第15-17页 |
第二章 高速数字电缆参数的介绍 | 第17-31页 |
2.1 传输线的模型 | 第17-19页 |
2.2 绝缘体的介电常数 | 第19-23页 |
2.3 反射系数的定义及其计算 | 第23-25页 |
2.4 传输线特性阻抗的定义及其计算 | 第25-28页 |
2.4.1 传输线特性阻抗的定义 | 第25-26页 |
2.4.2 传输线特性阻抗的计算 | 第26-28页 |
2.5 传输线的差分对内时延差 | 第28-29页 |
2.6 传输线的差分对间时延差 | 第29-30页 |
2.7 本章小结 | 第30-31页 |
第三章 高速数字通信电缆结构设计及加工工艺分析 | 第31-49页 |
3.1 产品的主要结构设计 | 第31-35页 |
3.2 高速数字通信电缆生产的加工工艺 | 第35-46页 |
3.3 高速数字通信电缆主要技术性能 | 第46-48页 |
3.4 本章小结 | 第48-49页 |
第四章 对内时延差工艺控制方法及试验研究 | 第49-77页 |
4.1 对内时延差工艺控制问题研究 | 第49-52页 |
4.1.1 对内时延差工艺控制 | 第49-51页 |
4.1.2 对内时延差工艺控制试验设计 | 第51-52页 |
4.1.3 对内时延差工艺控制历史数据分析 | 第52页 |
4.2 对内时延差工艺控制问题研究的方法 | 第52-54页 |
4.2.1 试验因素筛选方法 | 第52-53页 |
4.2.2 试验设计方法 | 第53-54页 |
4.3 对内时延差工艺控制方法的试验研究 | 第54-76页 |
4.3.1 问题现状描述 | 第54-55页 |
4.3.2 问题分析 | 第55-62页 |
4.3.2.1 差分对内时延差产生的原因 | 第55-57页 |
4.3.2.2 差分对内时延差与其他信号完整性参数的关系 | 第57-60页 |
4.3.2.3 特性阻抗不良原因分析 | 第60-62页 |
4.3.3 试验研究 | 第62-76页 |
4.3.3.1 确定因素及水平 | 第62-69页 |
4.3.3.2 制定试验方案并进行试验 | 第69-70页 |
4.3.3.3 试验结果分析 | 第70-74页 |
4.3.3.4 最佳条件决定 | 第74页 |
4.3.3.5 生产验证 | 第74-75页 |
4.3.3.6 结论及建议 | 第75页 |
4.3.3.7 试验成果应用以及推广 | 第75-76页 |
4.4 小结 | 第76-77页 |
第五章 总结与展望 | 第77-79页 |
5.1 课题主要工作概述 | 第77页 |
5.2 工作展望 | 第77-79页 |
参考文献 | 第79-81页 |
致谢 | 第81-82页 |
攻读学位期间发表的学术论文 | 第82页 |