摘要 | 第3-5页 |
Abstract | 第5-6页 |
第一章 绪论 | 第10-14页 |
1.1 研究背景与意义 | 第10-11页 |
1.2 研究现状 | 第11-12页 |
1.3 论文主要工作及安排 | 第12-14页 |
第二章 数字收发机相关理论介绍 | 第14-35页 |
2.1 采样定理 | 第14-21页 |
2.1.1 低通采样定理(奈奎斯特采样定理) | 第14-16页 |
2.1.2 带通采样定理 | 第16-19页 |
2.1.3 AD采样性能 | 第19-21页 |
2.2 直接数字频率合成DDS | 第21-23页 |
2.3 信号的整数倍抽取 | 第23-26页 |
2.4 CORDIC算法 | 第26-29页 |
2.5 CIC滤波器 | 第29-31页 |
2.6 FIR滤波器 | 第31-34页 |
2.6.1 窗函数法设计FIR滤波器 | 第32-33页 |
2.6.2 频率采样法设计FIR滤波器 | 第33页 |
2.6.3 切比雪夫等波纹逼近法设计FIR滤波器 | 第33-34页 |
2.7 本章小结 | 第34-35页 |
第三章 数字收发机原理设计及MATLAB仿真 | 第35-55页 |
3.1 DDS设计方案 | 第36-41页 |
3.1.1 DDS芯片选择 | 第37-38页 |
3.1.2 基于MATLAB的DDS仿真 | 第38-41页 |
3.2 数字下变频AD采样设计方案 | 第41-45页 |
3.2.1 AD采样频率选择 | 第41-43页 |
3.2.2 AD采样芯片选择 | 第43-45页 |
3.3 数字下变频NCO及混频器方案设计 | 第45-47页 |
3.3.1 NCO方案选择 | 第45页 |
3.3.2 NCO及混频模块的仿真 | 第45-47页 |
3.4 数字下变频两级抽取降速滤波器方案设计 | 第47-52页 |
3.4.1 抽取方案设计 | 第47-49页 |
3.4.2 两级滤波器设计 | 第49-51页 |
3.4.3 抽取降速滤波模块的MATLAB仿真 | 第51-52页 |
3.5 数字接收模块仿真 | 第52-54页 |
3.6 本章小结 | 第54-55页 |
第四章 数字收发机FPGA方案设计及时序仿真 | 第55-75页 |
4.1 FPGA简介 | 第55-57页 |
4.2 FPGA芯片选择 | 第57-58页 |
4.3 AD9959的FPGA逻辑控制 | 第58-60页 |
4.4 采样芯片ADS42LB69的FPGA可编程控制 | 第60-61页 |
4.5 数字下变频的FPGA设计 | 第61-74页 |
4.5.1 对AD输出的解串处理 | 第61-63页 |
4.5.2 NCO的FPGA实现 | 第63-67页 |
4.5.3 数字混频器的FPGA实现 | 第67-68页 |
4.5.4 CIC滤波器的FPGA设计 | 第68-71页 |
4.5.5 Invsinc滤波器的FPGA设计 | 第71-74页 |
4.6 本章小结 | 第74-75页 |
第五章 电路板设计及实物测试结果 | 第75-84页 |
5.1 DDS芯片AD9959电路设计 | 第75-76页 |
5.2 AD器件电路设计 | 第76-78页 |
5.3 FPGA芯片EP4SGX230电路设计 | 第78-79页 |
5.4 PCB板图设计 | 第79-81页 |
5.5 实物测试结果 | 第81-83页 |
5.6 本章小结 | 第83-84页 |
第六章 总结与展望 | 第84-86页 |
6.1 全文总结 | 第84-85页 |
6.2 展望 | 第85-86页 |
参考文献 | 第86-90页 |
致谢 | 第90-91页 |
攻读硕士学位期间发表的论文 | 第91页 |