摘要 | 第3-5页 |
ABSTRACT | 第5-6页 |
第一章 绪论 | 第9-19页 |
1.1 研究背景 | 第9页 |
1.1.1 光网络安全的重要性 | 第9页 |
1.2 全光高速二进制数据识别的应用 | 第9-10页 |
1.3 全光高速二进制数据识别的研究现状 | 第10-16页 |
1.3.1 基于相关器的全光二进制数据序列识别 | 第11-14页 |
1.3.2 基于全光逻辑门的二进制数据序列识别 | 第14-16页 |
1.4 本文工作 | 第16-19页 |
第二章 半导体光放大器的理论分析模型 | 第19-29页 |
2.1 半导体光放大器的结构与工作原理 | 第19-23页 |
2.1.1 SOA 的结构 | 第20-21页 |
2.1.2 半导体光放大器的非线性效应 | 第21-23页 |
2.2 半导体光放大器的理论模型与数值仿真 | 第23-26页 |
2.2.1 半导体光放大器的简化模型 | 第23-24页 |
2.2.2 半导体光放大器的特性曲线 | 第24-26页 |
2.2.3 半导体光放大器的模式效应 | 第26页 |
2.3 本章小结 | 第26-29页 |
第三章 基于 SOA-MZI 的全光高速二进制数据序列识别的数值仿真 | 第29-41页 |
3.1 全光二进制数据序列识别的工作原理 | 第29-30页 |
3.2 全光高速二进制数据序列识别的数值仿真 | 第30-39页 |
3.2.1 基于 SOA-MZI 的逻辑“异或”门 | 第31-33页 |
3.2.2 基于 SOA-MZI 的逻辑“与”门 | 第33-34页 |
3.2.3 基于 SOA-MZI 的信号再生器 | 第34-36页 |
3.2.4 基于 SOA-MZI 全光二进制数据序列识别的数值仿真 | 第36-39页 |
3.3 本章小结 | 第39-41页 |
第四章 集成加速开关的设计 | 第41-55页 |
4.1 加速开关 | 第41-43页 |
4.1.1 加速开关的结构 | 第41-42页 |
4.1.2 加速开关的性能 | 第42-43页 |
4.1.3 基于加速开关的“异或”门和“与”门 | 第43页 |
4.2 集成加速开关的设计与性能 | 第43-47页 |
4.2.1 集成加速开关的结构 | 第44页 |
4.2.2 SOA-MZI 的滤波特性 | 第44-45页 |
4.2.3 集成加速开关的增益恢复曲线 | 第45-46页 |
4.2.4 集成加速开关的模式效应 | 第46-47页 |
4.3 基于集成加速开关的“与”门的实验探究 | 第47-53页 |
4.3.1 实验框图 | 第47-48页 |
4.3.2 基于集成加速开关的 42.4Gb/s 的“与”门 | 第48-50页 |
4.3.3 基于集成加速开关的 84.8Gb/s 的“与”门 | 第50-52页 |
4.3.4 基于集成加速开关的 169.6Gb/s 的“与”门 | 第52-53页 |
4.4 本章小结 | 第53-55页 |
第五章 全光高速二进制数据序列识别的新方法 | 第55-61页 |
5.1 全光二进制数据序列的并行识别新方法 | 第55-57页 |
5.2 全光二进制数据序列并行识别方案的改进 | 第57-59页 |
5.3 本章小结 | 第59-61页 |
第六章 总结与展望 | 第61-63页 |
参考文献 | 第63-67页 |
附录 缩略词 | 第67-69页 |
致谢 | 第69-71页 |
攻读硕士学位期间已发表或录用的论文和专利 | 第71-73页 |