首页--工业技术论文--无线电电子学、电信技术论文--无线通信论文--光波通信、激光通信论文--光纤通信论文

基于半导体光放大器的全光高速二进制数据序列的识别

摘要第3-5页
ABSTRACT第5-6页
第一章 绪论第9-19页
    1.1 研究背景第9页
        1.1.1 光网络安全的重要性第9页
    1.2 全光高速二进制数据识别的应用第9-10页
    1.3 全光高速二进制数据识别的研究现状第10-16页
        1.3.1 基于相关器的全光二进制数据序列识别第11-14页
        1.3.2 基于全光逻辑门的二进制数据序列识别第14-16页
    1.4 本文工作第16-19页
第二章 半导体光放大器的理论分析模型第19-29页
    2.1 半导体光放大器的结构与工作原理第19-23页
        2.1.1 SOA 的结构第20-21页
        2.1.2 半导体光放大器的非线性效应第21-23页
    2.2 半导体光放大器的理论模型与数值仿真第23-26页
        2.2.1 半导体光放大器的简化模型第23-24页
        2.2.2 半导体光放大器的特性曲线第24-26页
        2.2.3 半导体光放大器的模式效应第26页
    2.3 本章小结第26-29页
第三章 基于 SOA-MZI 的全光高速二进制数据序列识别的数值仿真第29-41页
    3.1 全光二进制数据序列识别的工作原理第29-30页
    3.2 全光高速二进制数据序列识别的数值仿真第30-39页
        3.2.1 基于 SOA-MZI 的逻辑“异或”门第31-33页
        3.2.2 基于 SOA-MZI 的逻辑“与”门第33-34页
        3.2.3 基于 SOA-MZI 的信号再生器第34-36页
        3.2.4 基于 SOA-MZI 全光二进制数据序列识别的数值仿真第36-39页
    3.3 本章小结第39-41页
第四章 集成加速开关的设计第41-55页
    4.1 加速开关第41-43页
        4.1.1 加速开关的结构第41-42页
        4.1.2 加速开关的性能第42-43页
        4.1.3 基于加速开关的“异或”门和“与”门第43页
    4.2 集成加速开关的设计与性能第43-47页
        4.2.1 集成加速开关的结构第44页
        4.2.2 SOA-MZI 的滤波特性第44-45页
        4.2.3 集成加速开关的增益恢复曲线第45-46页
        4.2.4 集成加速开关的模式效应第46-47页
    4.3 基于集成加速开关的“与”门的实验探究第47-53页
        4.3.1 实验框图第47-48页
        4.3.2 基于集成加速开关的 42.4Gb/s 的“与”门第48-50页
        4.3.3 基于集成加速开关的 84.8Gb/s 的“与”门第50-52页
        4.3.4 基于集成加速开关的 169.6Gb/s 的“与”门第52-53页
    4.4 本章小结第53-55页
第五章 全光高速二进制数据序列识别的新方法第55-61页
    5.1 全光二进制数据序列的并行识别新方法第55-57页
    5.2 全光二进制数据序列并行识别方案的改进第57-59页
    5.3 本章小结第59-61页
第六章 总结与展望第61-63页
参考文献第63-67页
附录 缩略词第67-69页
致谢第69-71页
攻读硕士学位期间已发表或录用的论文和专利第71-73页

论文共73页,点击 下载论文
上一篇:面向VOD服务的FPGA加速器的研究与实现
下一篇:通信基站温控节能装置与远程管控系统应用研究