| 摘要 | 第4-5页 |
| Abstract | 第5页 |
| 1 绪论 | 第8-14页 |
| 1.1 研究背景 | 第8-9页 |
| 1.2 国内外研究现状 | 第9-12页 |
| 1.3 本文主要研究内容 | 第12-14页 |
| 2 相关技术 | 第14-23页 |
| 2.1 相变存储器 | 第14-16页 |
| 2.2 现有混合内存架构的特点 | 第16-18页 |
| 2.3 现有基于平行架构页面置换算法 | 第18-22页 |
| 2.4 本章小结 | 第22-23页 |
| 3 基于页面交换机制的页面置换算法 | 第23-34页 |
| 3.1 LRU-WPAM算法和CLOCK-DWF算法的不足 | 第23-24页 |
| 3.2 MQ-LRU算法关键技术 | 第24-30页 |
| 3.3 MQ-LRU算法流程 | 第30-33页 |
| 3.4 本章小结 | 第33-34页 |
| 4 平行架构优化方案 | 第34-43页 |
| 4.1 平行架构中PCM写性能问题 | 第34-35页 |
| 4.2 平行架构优化方案DRAM-W架构 | 第35-42页 |
| 4.3 本章小结 | 第42-43页 |
| 5 测试与分析 | 第43-55页 |
| 5.1 仿真说明 | 第43-46页 |
| 5.2 MQ-LRU算法测试 | 第46-50页 |
| 5.3 DRAM-W架构测试 | 第50-54页 |
| 5.4 本章小结 | 第54-55页 |
| 6 总结与展望 | 第55-57页 |
| 6.1 总结 | 第55-56页 |
| 6.2 展望 | 第56-57页 |
| 致谢 | 第57-58页 |
| 参考文献 | 第58-62页 |