首页--工业技术论文--自动化技术、计算机技术论文--计算技术、计算机技术论文--电子数字计算机(不连续作用电子计算机)论文--存贮器论文

基于相变存储器的平行架构混合内存性能优化研究

摘要第4-5页
Abstract第5页
1 绪论第8-14页
    1.1 研究背景第8-9页
    1.2 国内外研究现状第9-12页
    1.3 本文主要研究内容第12-14页
2 相关技术第14-23页
    2.1 相变存储器第14-16页
    2.2 现有混合内存架构的特点第16-18页
    2.3 现有基于平行架构页面置换算法第18-22页
    2.4 本章小结第22-23页
3 基于页面交换机制的页面置换算法第23-34页
    3.1 LRU-WPAM算法和CLOCK-DWF算法的不足第23-24页
    3.2 MQ-LRU算法关键技术第24-30页
    3.3 MQ-LRU算法流程第30-33页
    3.4 本章小结第33-34页
4 平行架构优化方案第34-43页
    4.1 平行架构中PCM写性能问题第34-35页
    4.2 平行架构优化方案DRAM-W架构第35-42页
    4.3 本章小结第42-43页
5 测试与分析第43-55页
    5.1 仿真说明第43-46页
    5.2 MQ-LRU算法测试第46-50页
    5.3 DRAM-W架构测试第50-54页
    5.4 本章小结第54-55页
6 总结与展望第55-57页
    6.1 总结第55-56页
    6.2 展望第56-57页
致谢第57-58页
参考文献第58-62页

论文共62页,点击 下载论文
上一篇:基于RAID5的内存键值存储系统的可靠性研究
下一篇:面向存储虚拟化过程的在线迁移机制的设计与实现