时间触发以太网网络控制机制和关键构件研究
摘要 | 第5-6页 |
ABSTRACT | 第6-7页 |
第一章 绪论 | 第11-18页 |
1.1 引言 | 第11页 |
1.2 课题研究背景和意义 | 第11-13页 |
1.2.1 课题研究的背景 | 第11-12页 |
1.2.2 课题意义和目的 | 第12-13页 |
1.3 国内外研究现状 | 第13-15页 |
1.3.1 实时以太网的研究现状 | 第13-14页 |
1.3.2 时间触发以太网的研究现状 | 第14-15页 |
1.4 主要创新点和亮点 | 第15-16页 |
1.5 本文的主要工作和章节安排 | 第16-18页 |
1.5.1 本文的主要工作 | 第16页 |
1.5.2 本文的章节安排 | 第16-18页 |
第二章 时间触发以太网概述和控制机制 | 第18-36页 |
2.1 时间触发以太网 | 第18-19页 |
2.2 TTE 网络体系架构 | 第19-22页 |
2.2.1 以太网 802.3 协议 | 第20-21页 |
2.2.2 IP 协议 | 第21页 |
2.2.3 时间触发协议 | 第21-22页 |
2.2.4 TCP/UDP 协议 | 第22页 |
2.2.5 应用层 | 第22页 |
2.3 TTE 网络拓扑结构 | 第22-25页 |
2.4 网络控制技术研究 | 第25-34页 |
2.4.1 时间同步算法 | 第25-29页 |
2.4.2 网络传输数据类型 | 第29-32页 |
2.4.3 网络构件余度容错机制 | 第32-34页 |
2.5 本章小结 | 第34-36页 |
第三章 网络关键构件研究 | 第36-62页 |
3.1 时间触发以太网交换机结构 | 第36-42页 |
3.1.1 TTE 交换机硬件组成 | 第36-37页 |
3.1.2 TTE 交换机软件设计 | 第37-39页 |
3.1.3 交换机控制机制研究 | 第39-42页 |
3.2 时间触发以太网终端 | 第42-46页 |
3.2.1 TTE 节点机硬件组成 | 第42-43页 |
3.2.2 TTE 终端节点机软件设计 | 第43-45页 |
3.2.3 数据处理 | 第45-46页 |
3.3 功能模块设计 | 第46-57页 |
3.3.1 时钟同步模块 | 第46-54页 |
3.3.2 用户数据处理模块 | 第54-55页 |
3.3.3 接收和发送组件 | 第55-57页 |
3.4 接口设计 | 第57-61页 |
3.4.1 节点内接口设计 | 第57-58页 |
3.4.2 节点间接口设计 | 第58-61页 |
3.5 本章小结 | 第61-62页 |
第四章 时间触发以太网仿真设计 | 第62-75页 |
4.1 OPNET 仿真平台 | 第62-63页 |
4.2 时间触发以太网网络总体设计方案 | 第63-65页 |
4.2.1 节点模型搭建 | 第63页 |
4.2.2 功能测试 | 第63-65页 |
4.3 TTE 交换机模型的建立 | 第65-70页 |
4.3.1 交换机模型 | 第65-66页 |
4.3.2 TTE 交换机模型根进程 | 第66-67页 |
4.3.3 TTE 交换机模型功能子进程 | 第67-70页 |
4.4 TTE 终端节点模型的设计 | 第70-74页 |
4.4.1 终端节点模型设计 | 第70-72页 |
4.4.2 终端节点模型进程 | 第72-74页 |
4.5 本章小结 | 第74-75页 |
第五章 仿真结果分析 | 第75-91页 |
5.1 关键参数指标 | 第75页 |
5.2 发送沉默故障仿真用例 | 第75-82页 |
5.2.1 测试场景 | 第75-77页 |
5.2.2 结果分析 | 第77-82页 |
5.3 双通道无故障测试场景 | 第82-90页 |
5.3.1 测试场景 | 第82-84页 |
5.3.2 结果分析 | 第84-90页 |
5.5 本章小结 | 第90-91页 |
第六章 结论 | 第91-92页 |
6.1 总结 | 第91页 |
6.2 未来工作的展望 | 第91-92页 |
致谢 | 第92-93页 |
参考文献 | 第93-96页 |
攻读硕士学位期间发表的论文及其它成果 | 第96-97页 |