摘要 | 第5-7页 |
ABSTRACT | 第7-8页 |
第一章 绪论 | 第13-17页 |
1.1 概述 | 第13页 |
1.2 固态存储器国内外发展概况 | 第13-15页 |
1.3 论文内容安排 | 第15-17页 |
第二章 存储器特性 | 第17-29页 |
2.1 存储芯片 | 第17-26页 |
2.1.1 同步动态读写存储器SDRAM | 第18-21页 |
2.1.2 快擦写存储器 Flash | 第21-26页 |
2.2 存储器分类 | 第26页 |
2.3 存储技术 | 第26-28页 |
2.4 本章小结 | 第28-29页 |
第三章 高速大容量数据存储系统方案设计 | 第29-38页 |
3.1 设计技术指标 | 第29-31页 |
3.2 设计方案 | 第31-37页 |
3.2.1 高速大容量数据存储系统设计 | 第31页 |
3.2.2 高速大容量数据存储系统组成 | 第31-36页 |
3.2.3 系统对外接口设计 | 第36页 |
3.2.4 系统结构轻量化设计 | 第36-37页 |
3.3 本章小结 | 第37-38页 |
第四章 高速大容量数据存储系统主要技术、关键技术及解决途径 | 第38-53页 |
4.1 高速大容量数据存储系统标准化体系技术 | 第38页 |
4.2 高速冗余数据纠错编译码技术 | 第38-40页 |
4.3 高速大容量数据并行存储技术 | 第40-43页 |
4.3.1 高速数据的位扩展并行存储 | 第40-41页 |
4.3.2 多存储设备的并行数据存储 | 第41-43页 |
4.4 独立于存储介质的通用化设计技术 | 第43-44页 |
4.5 固存随机存取技术 | 第44-45页 |
4.6 固存同时存取技术 | 第45-46页 |
4.7 高速数据接口设计技术 | 第46-47页 |
4.8 误码率控制技术 | 第47-48页 |
4.9 自适应故障检测隔离技术 | 第48-51页 |
4.9.1 基于SRAM 的FPGA 监测和在轨重新加载 | 第48-50页 |
4.9.2 存储芯片的自检隔离技术 | 第50-51页 |
4.10 冗余技术 | 第51页 |
4.11 本章小结 | 第51-53页 |
第五章 系统设计中的FPGA 开发使用 | 第53-62页 |
5.1 FPGA 的使用 | 第53-56页 |
5.1.1 常规FPGA 的结构特点和资源利用率 | 第53-54页 |
5.1.2 基于SRAM 结构的FPGA | 第54-56页 |
5.2 系统设计中FPGA 的功能实现 | 第56-59页 |
5.2.1 同时存储技术的FPGA 设计实现 | 第56-58页 |
5.2.2 SDRAM 的FPGA 设计控制 | 第58-59页 |
5.3 FPGA 可靠性设计 | 第59-61页 |
5.4 本章小结 | 第61-62页 |
第六章 高速设计硬件仿真 | 第62-83页 |
6.1 高速PCB 设计仿真报告 | 第62-79页 |
6.1.1 总体描述 | 第62-64页 |
6.1.2 叠层设计 | 第64页 |
6.1.3 拓扑结构及波形 | 第64-79页 |
6.1.4 仿真结论 | 第79页 |
6.2 高速接口串行信号完整性分析 | 第79-82页 |
6.2.1 信号完整性分析 | 第79-81页 |
6.2.2 信号完整性措施 | 第81-82页 |
6.3 本章小结 | 第82-83页 |
第七章 全文总结 | 第83-84页 |
7.1 结论 | 第83页 |
7.2 研究展望 | 第83-84页 |
参考文献 | 第84-88页 |
致谢 | 第88-89页 |
攻读硕士学位期间已发表或录用的论文 | 第89页 |