摘要 | 第7-8页 |
ABSTRACT | 第8页 |
第1章 绪论 | 第9-19页 |
1.1 背景介绍 | 第9-16页 |
1.1.1 无线局域网 | 第9-12页 |
1.1.2 SoC(片上系统) | 第12-14页 |
1.1.3 无线局域网芯片设计 | 第14-15页 |
1.1.4 载波跟踪系统的课题背景及研究意义 | 第15-16页 |
1.2 论文内容以及论文特色 | 第16-17页 |
1.3 论文安排 | 第17页 |
1.4 本章小结 | 第17-19页 |
第2章 无线局域网物理层原理与技术 | 第19-29页 |
2.1 WLAN 物理层体系结构 | 第19-21页 |
2.1.1 WLAN 物理层纵向层次结构 | 第19-20页 |
2.1.2 横向结构 | 第20-21页 |
2.2 WLAN 物理层传输原理 | 第21页 |
2.3 WLAN 中的传输技术 | 第21-23页 |
2.3.1 基带传输 | 第22页 |
2.3.2 载波传输 | 第22页 |
2.3.3 扩频传输 | 第22-23页 |
2.4 调制解调技术 | 第23-24页 |
2.5 WLAN 物理层协议与性能 | 第24-25页 |
2.6 误码率 | 第25页 |
2.7 无线局域网信道特征 | 第25-27页 |
2.7.1 信道及其特征 | 第26页 |
2.7.2 高斯白噪声 | 第26-27页 |
2.7.3 多普勒频移 | 第27页 |
2.8 同步技术 | 第27-28页 |
2.9 本章小结 | 第28-29页 |
第3章 载波跟踪系统的原理与整体方案 | 第29-43页 |
3.1 载波同步 | 第29-30页 |
3.2 载波偏移估计 | 第30-33页 |
3.2.1 接收信号模型与参数估计 | 第30-31页 |
3.2.2 最大似然估计 | 第31-32页 |
3.2.3 面向判决与非面向判决的比较 | 第32-33页 |
3.2.4 面向判决的参数估计 | 第33页 |
3.3 锁相环基本理论 | 第33-38页 |
3.3.1 锁相环结构及各模块功能 | 第34-36页 |
3.3.2 锁相环工作原理 | 第36-37页 |
3.3.3 等效相位模型 | 第37页 |
3.3.4 动态方程 | 第37-38页 |
3.3.5 环路运动过程 | 第38页 |
3.3.6 基本性能要求 | 第38页 |
3.4 载波同步跟踪环(判决反馈环) | 第38-40页 |
3.4.1 环路组成 | 第39-40页 |
3.4.2 等效模型 | 第40页 |
3.5 本章小结 | 第40-43页 |
第4章 载波跟踪系统的设计与仿真 | 第43-71页 |
4.1 系统结构 | 第43-44页 |
4.2 鉴相特性 | 第44-47页 |
4.2.1 DBPSK 解调下鉴相特性 | 第44-45页 |
4.2.2 QPSK 解调下鉴相特性 | 第45-46页 |
4.2.3 相位模糊问题 | 第46页 |
4.2.4 巴克码相关 | 第46-47页 |
4.3 递推式数字滤波 | 第47-52页 |
4.3.1 递推式数字滤波公式 | 第47-48页 |
4.3.2 应用递推式滤波的载波跟踪 | 第48-49页 |
4.3.3 离散系统传递函数 | 第49页 |
4.3.4 S 域模型 | 第49-51页 |
4.3.5 仿真过程 | 第51-52页 |
4.4 捕获性能分析 | 第52-59页 |
4.4.1 捕获过程的基本概念 | 第52页 |
4.4.2 相位捕获 | 第52-55页 |
4.4.3 频率捕获 | 第55-59页 |
4.5 跟踪性能分析 | 第59-65页 |
4.5.1 环路跟踪性能 | 第59页 |
4.5.2 环路频域响应 | 第59-62页 |
4.5.3 非线性跟踪锁定时的稳态相差 | 第62-63页 |
4.5.4 同步带 | 第63-65页 |
4.6 环路对噪声信号的滤波作用 | 第65-67页 |
4.7 变带宽对系统性能的影响 | 第67-69页 |
4.7.1 变带宽对捕获性能和跟踪性能的影响 | 第67-68页 |
4.7.2 变带宽对噪声过滤的影响 | 第68-69页 |
4.8 本章小结 | 第69-71页 |
第5章 载波跟踪系统的硬件实现 | 第71-91页 |
5.1 VERILOGHDL 语言介绍 | 第71-77页 |
5.1.1 硬件描述语言 | 第71-72页 |
5.1.2 特点及要求 | 第72-73页 |
5.1.3 主要设计方法介绍 | 第73-77页 |
5.2 载波跟踪系统的硬件实现 | 第77-85页 |
5.2.1 整体框架 | 第77-78页 |
5.2.2 PLL 部分 | 第78-80页 |
5.2.3 判决及相位误差 | 第80-84页 |
5.2.4 巴克码相关 | 第84-85页 |
5.3 硬件实现的误差分析 | 第85-88页 |
5.3.1 有效字长引起的误差 | 第85-86页 |
5.3.2 环路延迟引起的误差 | 第86-88页 |
5.4 仿真及综合结果 | 第88页 |
5.5 本章小结 | 第88-91页 |
结论 | 第91-93页 |
参考文献 | 第93-95页 |
附录 | 第95-111页 |
附录1 巴克码 | 第95-97页 |
附录2 DBPSK(二进制差分相移键控) | 第97-98页 |
附录3 DQPSK(四相相对相移键控) | 第98-100页 |
附录4 2.4GHZ ISM 频段 DSSS 物理层协议 | 第100-101页 |
附录5 2.4GHZ频段高速物理层扩展(IEEE802.11B)协议 | 第101-103页 |
附录6 IEEE802.11B系统的误码特性 | 第103-105页 |
附录7 递推式数字处理——常增益滤波器 | 第105-111页 |
攻读学位期间发表的学术论文 | 第111-113页 |
致谢 | 第113页 |