基于NetFPGA10G的网络组件休眠和存储功能的设计与实现
致谢 | 第5-6页 |
摘要 | 第6-7页 |
ABSTRACT | 第7-8页 |
1 引言 | 第11-19页 |
1.1 课题背景 | 第11-14页 |
1.2 国内外研究现状 | 第14-15页 |
1.3 研究意义 | 第15-16页 |
1.4 论文主要工作与结构 | 第16-19页 |
2 相关概念与技术 | 第19-31页 |
2.1 智慧协同网络 | 第19-21页 |
2.2 SDN/OpenFlow | 第21-23页 |
2.3 NetFPGA10G板卡结构 | 第23-24页 |
2.4 AXI总线 | 第24-30页 |
2.5 本章小结 | 第30-31页 |
3 网络组件休眠功能的设计与实现 | 第31-53页 |
3.1 需求分析 | 第31页 |
3.2 整体框架设计 | 第31-39页 |
3.2.1 转发模块设计 | 第33-36页 |
3.2.2 休眠执行模块设计 | 第36-39页 |
3.3 转发功能模块实现 | 第39-49页 |
3.3.1 包预处理模块实现 | 第39-41页 |
3.3.2 行为处理模块实现 | 第41-42页 |
3.3.3 流表控制模块实现 | 第42-46页 |
3.3.4 主机接口模块实现 | 第46-49页 |
3.4 休眠执行模块实现 | 第49-51页 |
3.5 系统更新 | 第51-52页 |
3.6 本章小结 | 第52-53页 |
4 网络组件存储功能设计与实现 | 第53-63页 |
4.1 需求分析 | 第53-54页 |
4.2 整体框架设计 | 第54-55页 |
4.3 系统实现 | 第55-61页 |
4.3.1 内存分配与管理模块实现 | 第56-58页 |
4.3.2 包头解析模块实现 | 第58页 |
4.3.3 数据包存储模块 | 第58-59页 |
4.3.4 内容匹配查找模块 | 第59-60页 |
4.3.5 结果反馈模块 | 第60-61页 |
4.4 本章小结 | 第61-63页 |
5 测试 | 第63-77页 |
5.1 网络组件休眠模块测试 | 第63-71页 |
5.1.1 NetFPGA10G平台搭建测试 | 第63-66页 |
5.1.2 转发模块测试 | 第66-69页 |
5.1.3 休眠执行模块测试 | 第69-70页 |
5.1.4 网络组件休眠功能完整测试 | 第70-71页 |
5.2 网络组件存储模块测试 | 第71-75页 |
5.3 本章小结 | 第75-77页 |
6 总结与展望 | 第77-79页 |
6.1 总结 | 第77-78页 |
6.2 展望 | 第78-79页 |
参考文献 | 第79-83页 |
作者简历及攻读硕士学位期间取得的研究成果 | 第83-87页 |
学位论文数据集 | 第87页 |