基于GPU的HEVC并行帧内编码机制研究
| 摘要 | 第4-5页 |
| Abstract | 第5页 |
| 1 绪论 | 第8-17页 |
| 1.1 选题研究意义 | 第8-9页 |
| 1.2 问题提出 | 第9-10页 |
| 1.3 国内外研究现状 | 第10-15页 |
| 1.4 研究背景及内容 | 第15-16页 |
| 1.5 文章架构 | 第16-17页 |
| 2 HEVC并行帧内编码机制设计 | 第17-26页 |
| 2.1 HEVC并行帧内编码机制设计思路 | 第17-18页 |
| 2.2 HEVC并行帧内编码机制架构和模块 | 第18-20页 |
| 2.3 HEVC并行帧内编码机制工作流程 | 第20-21页 |
| 2.4 HEVC并行帧内编码机制中需要解决的难点 | 第21-24页 |
| 2.5 本章小结 | 第24-26页 |
| 3 HEVC并行帧内编码关键技术 | 第26-42页 |
| 3.1 基于查表法的细粒度并行算法 | 第26-33页 |
| 3.2 快速块大小筛选策略 | 第33-34页 |
| 3.3 快速模式筛选策略 | 第34-38页 |
| 3.4 块级的粗粒度并行策略 | 第38-41页 |
| 3.5 本章小结 | 第41-42页 |
| 4 测试与结果分析 | 第42-51页 |
| 4.1 测试环境 | 第42-43页 |
| 4.2 性能测试 | 第43-48页 |
| 4.3 视频图像质量损失 | 第48-49页 |
| 4.4 本章小结 | 第49-51页 |
| 5 总结与期望 | 第51-53页 |
| 致谢 | 第53-55页 |
| 参考文献 | 第55-59页 |
| 附录1 攻读硕士期间申请的国家发明专利 | 第59-60页 |
| 附录2 攻读硕士期间参与的项目 | 第60页 |