多发多收穿墙成像雷达信号处理机的研究
摘要 | 第1-6页 |
ABSTRACT | 第6-9页 |
第一章 绪论 | 第9-15页 |
·研究背景与意义 | 第9-10页 |
·国内外研究动态 | 第10-12页 |
·国外研究动态 | 第10-11页 |
·国内研究动态 | 第11-12页 |
·信号处理机实现 | 第12-13页 |
·本文主要工作 | 第13-15页 |
第二章 穿墙雷达成像算法研究 | 第15-30页 |
·成像原理及分辨率 | 第15-18页 |
·成像原理 | 第16-17页 |
·分辨率 | 第17-18页 |
·BP 算法 | 第18-24页 |
·BP 算法模型 | 第18-19页 |
·BP 算法仿真分析 | 第19-24页 |
·BP 快速实现算法 | 第24-28页 |
·流水线法 | 第24-25页 |
·查表法 | 第25-28页 |
·小结 | 第28-30页 |
第三章 信号处理机设计与硬件实现 | 第30-42页 |
·穿墙雷达系统介绍 | 第30-31页 |
·信号处理机接口转接板设计 | 第31-35页 |
·系统接口设计分析 | 第31-32页 |
·方案分析与选择 | 第32-33页 |
·方案实施 | 第33-35页 |
·芯片选型 | 第35-40页 |
·DSP 选型 | 第36-37页 |
·FPGA 芯片选择 | 第37页 |
·USB 芯片选择 | 第37-38页 |
·双口 RAM 选择 | 第38页 |
·电源设计 | 第38-40页 |
·PCB 制作 | 第40-41页 |
·小结 | 第41-42页 |
第四章 信号处理机软件设计 | 第42-61页 |
·FPGA 部分 | 第42-50页 |
·控制命令发送 | 第43-44页 |
·图像数据上传 | 第44-46页 |
·基带数据预处理 | 第46-50页 |
·DSP 部分 | 第50-60页 |
·DSP 工程配置 | 第50-52页 |
·DSP 接口 | 第52-54页 |
·DSP 程序 | 第54-58页 |
·程序优化 | 第58-60页 |
·小结 | 第60-61页 |
第五章 信号处理机验证 | 第61-68页 |
·信号处理机接口测试 | 第61-65页 |
·slave FIFO 测试 | 第61-63页 |
·EMIF 测试 | 第63-64页 |
·UART 测试 | 第64-65页 |
·算法验证 | 第65-67页 |
·数据预处理算法验证 | 第65-67页 |
·BP 成像算法验证 | 第67页 |
·小结 | 第67-68页 |
第六章 全文总结与展望 | 第68-70页 |
·全文总结 | 第68-69页 |
·工作展望 | 第69-70页 |
致谢 | 第70-71页 |
参考文献 | 第71-74页 |