| 摘要 | 第1-6页 |
| Abstract | 第6-10页 |
| 第1章 绪论 | 第10-19页 |
| ·选题背景 | 第10-11页 |
| ·ASIP背景概述 | 第11页 |
| ·ASIP设计概述 | 第11-13页 |
| ·低功耗相关技术 | 第13-16页 |
| ·静态功耗 | 第13-14页 |
| ·动态功耗 | 第14-16页 |
| ·处理器低功耗设计优化 | 第16-17页 |
| ·整体设计思路及实现手段 | 第17页 |
| ·论文的主要结构 | 第17-19页 |
| 第2章 ASIP处理器结构设计 | 第19-33页 |
| ·专用指令集处理器结构 | 第19-20页 |
| ·处理器内部模块电路设计 | 第20-26页 |
| ·程序计数器单元 | 第20-21页 |
| ·指令译码器单元 | 第21-22页 |
| ·算术逻辑单元 | 第22-23页 |
| ·乘累加(MAC)单元 | 第23-24页 |
| ·地址产生单元(AGU) | 第24-25页 |
| ·寄存器堆模块 | 第25页 |
| ·存储器单元 | 第25-26页 |
| ·处理器相关外围设备 | 第26页 |
| ·处理器指令集 | 第26-28页 |
| ·处理器指令分类 | 第27页 |
| ·数据传输类指令设计 | 第27页 |
| ·数据运算类指令设计 | 第27-28页 |
| ·32位长运算类指令设计 | 第28页 |
| ·过程控制类指令设计 | 第28页 |
| ·处理器流水线 | 第28-32页 |
| ·本章小结 | 第32-33页 |
| 第3章 专用指令集处理器算法及应用 | 第33-50页 |
| ·语音助听器算法设计 | 第33-37页 |
| ·多通道分离算法 | 第33-35页 |
| ·宽动态压缩算法 | 第35-36页 |
| ·噪声消除算法 | 第36-37页 |
| ·关键算法指令 | 第37-38页 |
| ·主函数设计 | 第37页 |
| ·WDRC指令设计 | 第37-38页 |
| ·消噪运算指令设计 | 第38页 |
| ·助听器算法的指令程序 | 第38-40页 |
| ·专用指令设计及其模块设计方法 | 第40-41页 |
| ·对数,开方等运算类专用指令模块设计 | 第41-43页 |
| ·基于ASIP设计方式的Butterfly运算设计 | 第43-48页 |
| ·小结 | 第48-50页 |
| 第4章 程序存储器低功耗优化设计 | 第50-72页 |
| ·存储器设计分析 | 第50-56页 |
| ·存储器面积结构 | 第50-51页 |
| ·存储器内部电路结构 | 第51-55页 |
| ·存储器电路功耗分析 | 第55-56页 |
| ·存储器设计方法分析 | 第56-62页 |
| ·存储器循环缓存设计 | 第62-71页 |
| ·存储器设计讨论 | 第62-64页 |
| ·循环缓存设计 | 第64-66页 |
| ·循环缓存的结构 | 第66-67页 |
| ·对于循环缓存结构的改进型设计 | 第67-71页 |
| ·小结 | 第71-72页 |
| 第5章 ASIP设计实现和相关功耗结果 | 第72-82页 |
| ·功能仿真和FPGA验证 | 第72-74页 |
| ·前端功能仿真 | 第72页 |
| ·FPGA验证 | 第72-74页 |
| ·ASIP设计及其相关的流程 | 第74-76页 |
| ·综合设计综述 | 第74页 |
| ·综合准备阶段 | 第74-75页 |
| ·综合脚本的编写 | 第75页 |
| ·功耗仿真 | 第75-76页 |
| ·后端版图布局布线 | 第76页 |
| ·电路后仿真 | 第76页 |
| ·循环缓存功耗优化对比 | 第76-77页 |
| ·功能验证 | 第77-80页 |
| ·ASIP芯片版图和验证结果 | 第80-81页 |
| ·小结 | 第81-82页 |
| 结论 | 第82-84页 |
| 全文总结 | 第82-83页 |
| 改进及后续工作建议 | 第83-84页 |
| 参考文献 | 第84-88页 |
| 致谢 | 第88-89页 |
| 附录A 攻读学位期间所发表的学术论文目录 | 第89页 |