短波宽带通信系统关键算法的FPGA实现
摘要 | 第1-4页 |
Abstract | 第4-7页 |
第一章 绪论 | 第7-13页 |
·短波通信技术的发展 | 第7-8页 |
·短波宽带通信系统介绍 | 第8-9页 |
·软件无线电技术 | 第9-11页 |
·课题研究内容及论文安排 | 第11-13页 |
第二章 短波宽带通信系统原理及其关键技术 | 第13-21页 |
·扩频通信系统的一般结构 | 第13-14页 |
·扩频通信的理论基础及性能参数 | 第14-17页 |
·扩频通信的理论基础 | 第14页 |
·伪随机序列 | 第14-15页 |
·Walsh 函数 | 第15-16页 |
·处理增益和干扰容限 | 第16-17页 |
·短波宽带通信系统实现原理 | 第17-19页 |
·设计要求 | 第17-18页 |
·系统框架及实现原理 | 第18-19页 |
·本章小结 | 第19-21页 |
第三章 短波宽带通信系统的FPGA 设计与实现 | 第21-55页 |
·系统硬件平台介绍 | 第21-22页 |
·系统开发流程及FPGA 开发工具介绍 | 第22-23页 |
·系统算法分析及模块划分 | 第23-24页 |
·软硬件结合的SOPC 设计思想 | 第23页 |
·各模块实现方式划分 | 第23-24页 |
·硬件逻辑实现部分 | 第24-50页 |
·时钟和复位模块 | 第24-26页 |
·Walsh 扩频 | 第26-27页 |
·PN 扩频 | 第27页 |
·成形滤波器 | 第27-30页 |
·数字上变频 | 第30-37页 |
·数字下变频 | 第37-42页 |
·匹配滤波器 | 第42-43页 |
·同步捕获 | 第43-44页 |
·多径判决 | 第44-46页 |
·PN 解扩 | 第46页 |
·Walsh 解扩 | 第46-48页 |
·硬件逻辑与NiosII 处理器的接口 | 第48-50页 |
·嵌入式软核处理器实现部分 | 第50-53页 |
·NiosII 嵌入式软核处理器的构建 | 第50-51页 |
·RS 编译码 | 第51-52页 |
·CRC 校验 | 第52-53页 |
·PC 通信接口 | 第53页 |
·本章小结 | 第53-55页 |
第四章 系统的调试与验证 | 第55-63页 |
·FPGA 资源占用率及静态时序分析结果 | 第55-56页 |
·FPGA 资源占用率 | 第55页 |
·静态时序分析结果 | 第55-56页 |
·系统的硬件测试与验证 | 第56-61页 |
·硬件验证平台介绍 | 第56-57页 |
·硬件逻辑部分测试 | 第57-59页 |
·硬件逻辑与NiosII 处理器的接口测试 | 第59-61页 |
·本章小结 | 第61-63页 |
第五章 结束语 | 第63-67页 |
·结论 | 第63-64页 |
·下一步工作任务 | 第64-67页 |
·源代码的查错及维护 | 第64页 |
·将代码向Xilinx 器件移植 | 第64-65页 |
·基于FPGA 的硬件平台开发 | 第65-67页 |
致谢 | 第67-69页 |
参考文献 | 第69-71页 |
研究成果 | 第71-72页 |