摘要 | 第1-4页 |
Abstract | 第4-8页 |
第一章 绪论 | 第8-12页 |
·数字集群通信系统的发展 | 第8-9页 |
·课题来源及研究意义 | 第9-10页 |
·文章结构及主要内容 | 第10-12页 |
第二章 DMR 数字中频实现技术分析 | 第12-26页 |
·DMR 协议简介 | 第12-15页 |
·DMR 协议栈 | 第12页 |
·DMR 协议的时隙结构 | 第12-14页 |
·DMR 协议的调制方式 | 第14-15页 |
·DPMR 协议简介 | 第15-17页 |
·DPMR 协议的帧结构 | 第16页 |
·DPMR 协议的调制方式 | 第16-17页 |
·数字中频信号处理技术 | 第17-26页 |
·数字中频基本结构 | 第17-18页 |
·多速率信号处理 | 第18-20页 |
·数字滤波器的设计 | 第20-23页 |
·数控振荡器的设计 | 第23-26页 |
第三章 DMR 数字中频模块的硬件设计 | 第26-42页 |
·中频模块总体方案设计 | 第26-27页 |
·芯片的选型 | 第27-30页 |
·FPGA 的选型 | 第27-28页 |
·数-模、模-数转换芯片的选型 | 第28-30页 |
·FPGA 模块设计 | 第30-34页 |
·FPGA 时钟设计 | 第30-31页 |
·下载方式设计 | 第31-32页 |
·与 DSP 的接口设计 | 第32-33页 |
·与 AD,DA 接口设计 | 第33-34页 |
·数-模转换模块设计 | 第34-37页 |
·AD9235 的设计 | 第34-36页 |
·AD9762 的设计 | 第36-37页 |
·其他模块的电路设计 | 第37-38页 |
·印制电路板的设计 | 第38-42页 |
·分层设计 | 第38-39页 |
·布局 | 第39-41页 |
·布线 | 第41-42页 |
第四章 DMR 数字中频电路板的功能调试 | 第42-52页 |
·电源、时钟和复位电路的调试 | 第42-43页 |
·FPGA 调试 | 第43-46页 |
·时钟测试 | 第43页 |
·PLL 测试 | 第43-44页 |
·AS 下载方式测试 | 第44-45页 |
·与 DSP 的接口 | 第45-46页 |
·与 AD\DA 的接口测试 | 第46页 |
·数-模转换电路调试 | 第46-47页 |
·AD9762 模块测试 | 第46-47页 |
·AD9235 模块测试 | 第47页 |
·其他模块的功能测试 | 第47页 |
·FPGA 转发通道测试 | 第47-52页 |
·MCU 设计 | 第48-49页 |
·DSP 设计 | 第49页 |
·FPGA 设计 | 第49-50页 |
·测试框图与结果 | 第50-52页 |
第五章 数字上变频的 FPGA 实现 | 第52-70页 |
·上变频模块设计 | 第52-54页 |
·方案设计 | 第52-53页 |
·设计方法 | 第53-54页 |
·插值滤波的设计与实现 | 第54-64页 |
·单级半带滤波器的设计 | 第55-56页 |
·半带滤波器的实现 | 第56-61页 |
·CIC 滤波器的设计与实现 | 第61-62页 |
·内插滤波模块的实现 | 第62-64页 |
·NCO 的 FPGA 实现 | 第64-66页 |
·上变频的 FPGA 实现与测试 | 第66-70页 |
·上变频模块的实现 | 第66-67页 |
·上变频模块的测试 | 第67-70页 |
第六章 DPMR 数字端机基带模块的开发与测试 | 第70-78页 |
·DPMR 端机基带模块的设计 | 第70-71页 |
·DPMR 端机基带处理的实现 | 第71-73页 |
·DPMR 端机通信性能测试 | 第73-78页 |
·DPMR 端机基带模块通信性能测试 | 第73-75页 |
·DPMR 端机基带加射频通信性能测试 | 第75-78页 |
第七章 结束语 | 第78-80页 |
致谢 | 第80-82页 |
参考文献 | 第82-84页 |
硕士在读期间的研究成果 | 第84-86页 |
附录 A DMR 端机中频模块硬件电路图和 PCB 图 | 第86-90页 |
附录 B DPMR 端机基带模块硬件板图 | 第90-91页 |