基于FPGA的基带物理层网络编码的研究
| 摘要 | 第1-6页 |
| ABSTRACT | 第6-10页 |
| 第1章 绪论 | 第10-15页 |
| ·研究背景 | 第10-12页 |
| ·研究意义 | 第12-13页 |
| ·工作内容 | 第13-15页 |
| 第2章 理论部分 | 第15-33页 |
| ·三节点无线双向中继模型 | 第15-17页 |
| ·物理层网络编码原理 | 第17-22页 |
| ·物理层网络编码的调制解调映射原理 | 第18-20页 |
| ·基于BPSK的物理层网络编码原理 | 第20-21页 |
| ·基于BPSK的物理层网络编码的系统模型 | 第21-22页 |
| ·系统模型涉及原理 | 第22-33页 |
| ·调制原理 | 第22-23页 |
| ·中继解调映射原理和解调原理 | 第23-24页 |
| ·载波同步原理 | 第24-28页 |
| ·位同步原理 | 第28-31页 |
| ·帧同步原理 | 第31-33页 |
| 第3章 设计实现 | 第33-55页 |
| ·系统总体设计方案 | 第33-35页 |
| ·系统总体实现功能和结构 | 第33页 |
| ·系统参数设计 | 第33页 |
| ·系统实现的软硬件条件 | 第33-35页 |
| ·关键模块的FPGA设计实现 | 第35-55页 |
| ·系统时钟处理模块 | 第35-36页 |
| ·系统信源编码和组帧模块 | 第36-38页 |
| ·BPSK调制模块 | 第38-41页 |
| ·叠加模块 | 第41-42页 |
| ·滤波模块 | 第42-44页 |
| ·位同步模块 | 第44-47页 |
| ·帧同步模块 | 第47-49页 |
| ·中继控制模块 | 第49-51页 |
| ·差分编解码模块 | 第51-52页 |
| ·载波同步模块 | 第52-55页 |
| 第4章 软件仿真与硬件测试 | 第55-70页 |
| ·系统关键部分软件仿真 | 第55-62页 |
| ·信源编码和组帧仿真 | 第55页 |
| ·BPSK调制仿真 | 第55-56页 |
| ·解调映射仿真 | 第56-58页 |
| ·位同步仿真 | 第58-59页 |
| ·帧同步及中继控制仿真 | 第59页 |
| ·载波同步仿真 | 第59-61页 |
| ·解调仿真 | 第61-62页 |
| ·系统仿真 | 第62页 |
| ·系统的FPGA硬件实现和测试 | 第62-70页 |
| ·硬件测试原理 | 第62-63页 |
| ·硬件测试平台 | 第63-65页 |
| ·硬件测试结果 | 第65-70页 |
| 结论 | 第70-72页 |
| 参考文献 | 第72-75页 |
| 致谢 | 第75-76页 |
| 研究生履历 | 第76页 |