基于符号率采样的定时同步研究
摘要 | 第1-4页 |
ABSTRACT | 第4-11页 |
第一章 绪论 | 第11-18页 |
·课题的研究背景 | 第11-14页 |
·高速通信系统的发展 | 第11-12页 |
·高速通信系统研究中的问题 | 第12-14页 |
·国内外研究现状 | 第14-15页 |
·课题的提出及意义 | 第15-16页 |
·论文的主要内容与章节安排 | 第16-18页 |
第二章 定时同步原理 | 第18-39页 |
·同步的基本原理 | 第18-20页 |
·定时同步的基本方法 | 第20-22页 |
·外同步方法 | 第22-24页 |
·插入导频法 | 第22-23页 |
·开/闭环滤波法 | 第23-24页 |
·自同步法 | 第24-29页 |
·微分整流法 | 第24-25页 |
·包络检波法 | 第25-26页 |
·数字锁相法 | 第26-27页 |
·最大平均功率法 | 第27-29页 |
·定时误差检测算法 | 第29-38页 |
·最大似然算法 | 第30-31页 |
·Gardner 检测算法 | 第31-34页 |
·Mueller&M(?)ller 检测算法 | 第34-37页 |
·早迟门算法 | 第37-38页 |
·本章小结 | 第38-39页 |
第三章 基于多倍速采样的定时同步方法 | 第39-60页 |
·基于锁相环的定时同步 | 第39-44页 |
·锁相环原理 | 第39-42页 |
·基于锁相环的全数字定时同步电路 | 第42-44页 |
·全数字方法中的插值原理 | 第44-54页 |
·插值的理论分析 | 第44-46页 |
·插值滤波器的属性 | 第46-49页 |
·插值的实现 | 第49-54页 |
·全数字定时同步方法的电路结构 | 第54-59页 |
·控制器 | 第54-56页 |
·插值器 | 第56-58页 |
·定时误差检测器 | 第58-59页 |
·环路滤波器 | 第59页 |
·本章小结 | 第59-60页 |
第四章 基于符号率采样的定时同步方法 | 第60-74页 |
·符号率采样实现定时同步的问题分析 | 第60页 |
·基于符号率采样的定时同步电路 | 第60-62页 |
·符号率同步的实现 | 第62-65页 |
·多相时钟采样 | 第62-63页 |
·最大绝对平方和采样控制 | 第63-65页 |
·消除残留误差的自适应插值方法 | 第65-73页 |
·LMS 算法 | 第67-69页 |
·基于LMS 算法的自适应插值方法 | 第69-70页 |
·RLS 算法 | 第70-72页 |
·基于RLS 算法的自适应插值方法 | 第72-73页 |
·本章小结 | 第73-74页 |
第五章 电路的性能分析及仿真验证 | 第74-84页 |
·采样控制的性能仿真 | 第74-76页 |
·基于SIR 的插值补偿性能的理论分析 | 第76-79页 |
·系统的仿真结果和分析 | 第79-83页 |
·本章小结 | 第83-84页 |
第六章 结束语 | 第84-85页 |
·主要工作与创新点 | 第84页 |
·后续研究工作 | 第84-85页 |
参考文献 | 第85-89页 |
致谢 | 第89-90页 |
攻读硕士学位期间已发表或录用的论文 | 第90-93页 |
附件 | 第93页 |