摘要 | 第1-6页 |
Abstract | 第6-11页 |
第1章 绪论 | 第11-18页 |
·课题背景 | 第11-13页 |
·可编程逻辑器件简介 | 第11-12页 |
·可编程逻辑器件的安全性 | 第12-13页 |
·本课题研究的目的及意义 | 第13-14页 |
·国内外研究现状 | 第14-16页 |
·本文主要研究内容 | 第16-17页 |
·本文章节安排 | 第17-18页 |
第2章 加密存储卡概述 | 第18-31页 |
·加密存储卡简介 | 第18-22页 |
·AT885C0104C~25616C加密存储卡系列基本组成及其特点 | 第18-19页 |
·加密存储卡的校验和 | 第19-20页 |
·加密存储卡的封装形式和引脚功能 | 第20页 |
·加密存储卡的密码校验 | 第20-22页 |
·I~2C总线 | 第22-24页 |
·I~2C总线的特点 | 第22页 |
·I~2C总线特征 | 第22-23页 |
·I~2C总线的基本操作 | 第23-24页 |
·加密存储卡的应用 | 第24-27页 |
·加密存储卡的初始化 | 第24-25页 |
·加密存储卡的认证 | 第25-26页 |
·加密存储卡用户区的访问 | 第26-27页 |
·加密存储卡的安全问题 | 第27-30页 |
·概述 | 第27页 |
·数据加密 | 第27-28页 |
·数据安全问题及措施 | 第28-30页 |
·本章小结 | 第30-31页 |
第3章 加密系统方案设计及论证 | 第31-39页 |
·可编程逻辑器件解密技术 | 第31-33页 |
·攻击的类型 | 第31页 |
·主要的解密方法 | 第31-33页 |
·本文加密方案的优点 | 第33-35页 |
·抵御攻击 | 第33-35页 |
·数据安全 | 第35页 |
·完整性保护 | 第35页 |
·实现方案 | 第35-38页 |
·本章小结 | 第38-39页 |
第4章 随机数发生器的设计 | 第39-51页 |
·随机数发生器探讨 | 第39-40页 |
·真随机数发生器 | 第40-46页 |
·真随机数发生器的实现 | 第40-42页 |
·基于FPGA/CPLD的真随机数发生器设计 | 第42-44页 |
·物理随机数发生器设计 | 第44-46页 |
·本文随机数发生器的优点 | 第46页 |
·随机序列的统计检验 | 第46-50页 |
·随机序列常用测试方法 | 第46-48页 |
·序列随机性能测试 | 第48-50页 |
·本章小结 | 第50-51页 |
第5章 加密方案的设计实现 | 第51-64页 |
·加密存储卡控制程序设计 | 第51-54页 |
·加密存储卡控制主程序设计 | 第51-53页 |
·控制子程序的设计 | 第53-54页 |
·硬件设计 | 第54-63页 |
·总体设计 | 第54-55页 |
·主控模块的设计 | 第55-56页 |
·时钟分频模块 | 第56-57页 |
·I~2C总线接口模块 | 第57-60页 |
·加密算法模块 | 第60-62页 |
·随机数生成模块 | 第62-63页 |
·FPGA设计占用资源 | 第63页 |
·本章小结 | 第63-64页 |
总结 | 第64-65页 |
参考文献 | 第65-69页 |
附录 | 第69-71页 |
致谢 | 第71页 |