基于欠采样原理的多路TETRA信号解调器的实现
| 摘要 | 第1-5页 |
| Abstract | 第5-9页 |
| 第1章 绪论 | 第9-17页 |
| ·课题背景 | 第9-10页 |
| ·TETRA调制技术简介 | 第10-13页 |
| ·国内外研究现状及分析 | 第13-15页 |
| ·国内外数字集群系统的发展现状 | 第13-14页 |
| ·国内TETRA系统设备研制情况 | 第14页 |
| ·未来数字集群系统的发展方向分析 | 第14-15页 |
| ·本文主要研究内容及结构 | 第15-17页 |
| 第2章 总体方案设计 | 第17-27页 |
| ·系统总体处理过程 | 第17-18页 |
| ·TETRA系统主要技术指标 | 第17页 |
| ·系统主要设计目标 | 第17-18页 |
| ·中频采样及数字下变频技术 | 第18-20页 |
| ·带通采样原理 | 第18-20页 |
| ·数字下变频的必要性 | 第20页 |
| ·系统中计划采用的采样率 | 第20页 |
| ·分路和解调器件的选择 | 第20-21页 |
| ·系统中应用的主要器件介绍 | 第21-26页 |
| ·A/D转换器件 | 第21-22页 |
| ·数字下变频器及其参数设定 | 第22-24页 |
| ·FPGA芯片 | 第24-26页 |
| ·本章小结 | 第26-27页 |
| 第3章 硬件电路设计 | 第27-34页 |
| ·Protel DXP软件介绍 | 第27页 |
| ·系统原理图及印制电路板的绘制 | 第27-33页 |
| ·A/D转换部分 | 第27-30页 |
| ·数字下变频部分 | 第30-31页 |
| ·FPGA部分 | 第31页 |
| ·验证接口 | 第31-32页 |
| ·电源模块 | 第32-33页 |
| ·印制电路板的设计 | 第33页 |
| ·本章小结 | 第33-34页 |
| 第4章 系统软件开发 | 第34-46页 |
| ·硬件描述语言VHDL及其设计方法 | 第34-37页 |
| ·VHDL语言简介 | 第34-35页 |
| ·FPGA硬件设计流程 | 第35-36页 |
| ·开发工具简介 | 第36-37页 |
| ·FIR数字滤波器及其设计方法 | 第37-43页 |
| ·FIR数字滤波器的基本结构 | 第38页 |
| ·FIR数字滤波器的设计 | 第38-39页 |
| ·FIR滤波器的分布式算法 | 第39-41页 |
| ·串行FIR数字滤波器的硬件实现 | 第41-43页 |
| ·π/4-DQPSK信号解调的VHDL实现 | 第43-45页 |
| ·软件处理流程 | 第45页 |
| ·本章小结 | 第45-46页 |
| 第5章 系统软硬件调试 | 第46-51页 |
| ·电路调试 | 第46-48页 |
| ·系统软件参数调试 | 第48-50页 |
| ·本章小结 | 第50-51页 |
| 结论 | 第51-52页 |
| 参考文献 | 第52-56页 |
| 致谢 | 第56页 |