数字视频广播系统中的可重构LDPC译码器研究
目录 | 第1-4页 |
主要英文缩略词表 | 第4-6页 |
图表索引 | 第6-8页 |
摘要 | 第8-9页 |
Abstract | 第9-10页 |
第一章 引言 | 第10-13页 |
·数字视频广播和差错控制 | 第10-11页 |
·LDPC译码器面临的技术挑战 | 第11页 |
·论文的主要工作 | 第11-12页 |
·论文结构安排 | 第12-13页 |
第二章 LDPC码简介 | 第13-20页 |
·LDPC和Tanner图 | 第13-16页 |
·规则与非规则LDPC码 | 第16-18页 |
·进制与多进制域上的LDPC码 | 第18-19页 |
·本章小结 | 第19-20页 |
第三章 LDPC译码算法 | 第20-34页 |
·硬判决译码算法 | 第21-23页 |
·比特翻转硬判决译码算法 | 第21-22页 |
·加权比特翻转算法 | 第22-23页 |
·软判决译码算法 | 第23-28页 |
·概率域上BP决译码算法 | 第23-26页 |
·对数域上BP判决译码算法 | 第26-28页 |
·改进的对数域上软判决译码算法 | 第28-33页 |
·最小和算法 | 第28-29页 |
·改进的带校正因子的最小和算法 | 第29-31页 |
·TDMP算法 | 第31-32页 |
·两类算法复杂度比较 | 第32-33页 |
·本章小节 | 第33-34页 |
第四章 可重构QC-LDPC码译码器 | 第34-52页 |
·对码率与码的规则性可重构 | 第34-43页 |
·节点计算单元 | 第37-38页 |
·数据交换网络模块 | 第38-40页 |
·微指令控制 | 第40-43页 |
·子矩阵维数的可重构 | 第43-47页 |
·可重构译码器译码速度的优化 | 第47-50页 |
·可重构译码器中的低功耗问题 | 第50-51页 |
·本章小节 | 第51-52页 |
第五章 数字视频广播系统中的可重构LDPC译码器 | 第52-69页 |
·视频广播系统中的LDPC码简介 | 第52-56页 |
·DVB-S2系统中的LDPC码简介 | 第52-54页 |
·DTMB系统中的LDPC码简介 | 第54-56页 |
·可重构QC-LDPC码译码器结构 | 第56-62页 |
·S_Mem/Msg_Mem/R_mem模块 | 第57-59页 |
·控制状态机和微指令存储模块 | 第59-61页 |
·节点计算单元/校验矩阵检验/数据交换网络 | 第61-62页 |
·可重构QC-LDPC码译码器的FPGA验证 | 第62-66页 |
·DVB-S2测试系统与性能分析 | 第62-64页 |
·DTMB测试系统与性能分析 | 第64-66页 |
·VLSI实现结果 | 第66-68页 |
·本章小节 | 第68-69页 |
第六章 总结与展望 | 第69-71页 |
·研究工作总结 | 第69页 |
·研究工作展望 | 第69-71页 |
参考文献 | 第71-74页 |
硕士学习期间录用和发表的学术论文 | 第74-75页 |
致谢 | 第75-76页 |