基于USB2.0的数据记录回放单元设计
| 摘要 | 第1-5页 |
| ABSTRACT | 第5-12页 |
| 第一章 前言 | 第12-14页 |
| ·选题背景和意义 | 第12页 |
| ·国外研究动向与计算接口发展状况 | 第12-14页 |
| ·USB的发展方向 | 第12-13页 |
| ·USB的竞争对手IEEE1394 | 第13-14页 |
| 第二章 系统设计概述 | 第14-17页 |
| ·系统设计概述 | 第14-16页 |
| ·系统应用框图 | 第14页 |
| ·系统设计方案 | 第14-15页 |
| ·系统原理框图 | 第15-16页 |
| ·关于USB的弱点 | 第16页 |
| ·主要研究内容和独立完成的工作 | 第16-17页 |
| 第三章 USB2.0 总线规范 | 第17-29页 |
| ·体系结构概述 | 第17-19页 |
| ·USB主机 | 第17-18页 |
| ·USB设备 | 第18-19页 |
| ·设备构架 | 第18-19页 |
| ·管道 | 第19页 |
| ·数据流模型 | 第19-20页 |
| ·总线拓扑结构 | 第19-20页 |
| ·传输类型 | 第20页 |
| ·电气特性 | 第20-21页 |
| ·机械特性 | 第21-22页 |
| ·协议层 | 第22-27页 |
| ·字节/比特顺序 | 第22页 |
| ·同步字段 | 第22-23页 |
| ·包字段格式 | 第23-26页 |
| ·包标识字段 | 第23-24页 |
| ·地址字段 | 第24-25页 |
| ·端点字段 | 第25页 |
| ·帧号字段 | 第25页 |
| ·数据字段 | 第25页 |
| ·循环冗余校验 | 第25-26页 |
| ·包格式 | 第26-27页 |
| ·令牌包 | 第26页 |
| ·数据包 | 第26-27页 |
| ·握手包 | 第27页 |
| ·事务处理 | 第27页 |
| ·USB设备 | 第27-29页 |
| ·标准USB描述符 | 第27-28页 |
| ·标准USB设备请求 | 第28-29页 |
| 第四章 系统硬件设计 | 第29-54页 |
| ·开发环境 | 第29页 |
| ·电路结构框图 | 第29页 |
| ·原理图设计 | 第29-38页 |
| ·层次原理图设计 | 第29-30页 |
| ·主要功能模块设计及主要芯片功能介绍 | 第30-38页 |
| ·USB设备控制器模块 | 第30-34页 |
| ·USB控制器CY7C68013A | 第30-31页 |
| ·12C接口与EEPROM | 第31页 |
| ·在线仿真模块 | 第31-33页 |
| ·存储器地址映射 | 第33页 |
| ·复位电路 | 第33-34页 |
| ·FPGA模块 | 第34-36页 |
| ·FPGA的配置 | 第34-35页 |
| ·配置LVDS接口BANK | 第35页 |
| ·FPGA重新下载 | 第35-36页 |
| ·FLASHPROM模块 | 第36-37页 |
| ·SDRAM模块 | 第37-38页 |
| ·JTAG模块 | 第38页 |
| ·网络表管理 | 第38-39页 |
| ·Synchronizer | 第38-39页 |
| ·Netlist Manager | 第39页 |
| ·PCB设计 | 第39-54页 |
| ·高速PCB设计基本原则 | 第39页 |
| ·PCB布局 | 第39-40页 |
| ·PCB层叠结构 | 第40-42页 |
| ·LVDS信号线设计基本原则 | 第42-50页 |
| ·LVDS的工作原理 | 第43页 |
| ·LVDS的低噪声低电磁干扰能力 | 第43-44页 |
| ·LVDS的点对点方式 | 第44页 |
| ·PCB阻抗传输线分析 | 第44-47页 |
| ·LVDS的PCB设计 | 第47-48页 |
| ·LVDS的阻抗控制 | 第48-50页 |
| ·Protel 设计规则设置 | 第50-51页 |
| ·电源、地和敷铜的处理 | 第51-54页 |
| 第五章 固件程序设计 | 第54-65页 |
| ·开发环境 | 第54页 |
| ·EZ-USB FX2LP介绍 | 第54-56页 |
| ·EZ-USB FX2LP结构 | 第54页 |
| ·启动模式 | 第54-55页 |
| ·存储器 | 第55页 |
| ·端点缓冲区 | 第55-56页 |
| ·固件程序设计 | 第56-65页 |
| ·EZ-USB固件框架 | 第56-58页 |
| ·描述符dscr.a51 | 第58-62页 |
| ·GPIF初始化 | 第62-65页 |
| 第六章 SDR SDRAM控制器与FIFO设计 | 第65-77页 |
| ·开发环境 | 第65页 |
| ·SDR SDRAM简单介绍 | 第65-66页 |
| ·SDRAM的特点 | 第65-66页 |
| ·SRAM、DRAM、SDRAM的区别 | 第66页 |
| ·MT48LC32M16A2 介绍 | 第66-68页 |
| ·MT48LC32M16A2 结构 | 第66-67页 |
| ·MT48LC32M16A2 接口信号 | 第67-68页 |
| ·SDR SDRAM的操作与标准总线命令 | 第68-69页 |
| ·初始化和加载模式寄存器 | 第68页 |
| ·标准SDR SDRAM总线命令 | 第68-69页 |
| ·SDR SDRAM控制器的设计 | 第69-73页 |
| ·SDR SDRAM控制器功能 | 第69-70页 |
| ·SDR SDRAM控制器的接口信号 | 第70-72页 |
| ·SDR SDRAM控制器的内部结构 | 第72-73页 |
| ·控制与刷新模块 | 第72-73页 |
| ·命令仲裁与解析模块 | 第73页 |
| ·数据通道模块 | 第73页 |
| ·异步FIFO的设计 | 第73-77页 |
| ·FIFO的功能 | 第73-74页 |
| ·异步FIFO的结构 | 第74-75页 |
| ·异步FIFO控制器的设计 | 第75-77页 |
| 第七章 主机应用程序设计 | 第77-82页 |
| ·开发环境 | 第77页 |
| ·对设备驱动程序的访问 | 第77-78页 |
| ·打开USB设备 | 第78-79页 |
| ·数据传输 | 第79-80页 |
| ·创建EZ-LOADER设备驱动程序 | 第80-82页 |
| 第八章 系统测试与总结 | 第82-92页 |
| ·系统测试 | 第82-90页 |
| ·USB控制器硬件与固件测试 | 第82-86页 |
| ·SDR SDRAM控制器仿真结果 | 第86-88页 |
| ·异步FIFO的仿真结果 | 第88-89页 |
| ·主机软件与速度测试 | 第89-90页 |
| ·设计总结 | 第90-92页 |
| 参考文献 | 第92-95页 |
| 发表文章目录 | 第95-96页 |
| 致谢 | 第96-97页 |
| 图录 | 第97-100页 |
| 表录 | 第100-101页 |