基于网络处理器的IPv6路由器设计与实现
| 摘要 | 第1-5页 |
| ABSTRACT | 第5-6页 |
| 目录 | 第6-8页 |
| 前言 | 第8-10页 |
| 1 网络处理器原理与技术 | 第10-21页 |
| ·网络处理器概述 | 第10-13页 |
| ·网络处理器的产生 | 第10页 |
| ·网络处理器的定义与功能定位 | 第10-11页 |
| ·网络处理器的特点 | 第11-12页 |
| ·Intel网络处理器 | 第12-13页 |
| ·Intel IXP2400网络处理器 | 第13-20页 |
| ·硬件结构 | 第13-16页 |
| ·XScale核 | 第13页 |
| ·微引擎 | 第13-15页 |
| ·存储器及其控制器 | 第15页 |
| ·SHaC单元 | 第15-16页 |
| ·MSF | 第16页 |
| ·PCI控制器 | 第16页 |
| ·网络处理器的软件开发模式 | 第16-20页 |
| ·软件体系结构 | 第16-17页 |
| ·IXA可移植性框架 | 第17-18页 |
| ·核心组件 | 第18-19页 |
| ·微引擎模块 | 第19-20页 |
| ·开发工具Workbench简介 | 第20页 |
| ·小结 | 第20-21页 |
| 2 QoS基本原理 | 第21-28页 |
| ·QoS概述 | 第21-23页 |
| ·QoS及其功能 | 第21-22页 |
| ·服务模型 | 第22-23页 |
| ·Best-Effort服务模型 | 第22页 |
| ·Intserv服务模型 | 第22页 |
| ·DiffServ服务模型 | 第22-23页 |
| ·基于DSCP的DiffServ主要技术 | 第23-27页 |
| ·流量分类和标记 | 第23页 |
| ·拥塞管理 | 第23-25页 |
| ·拥塞管理队列 | 第23-24页 |
| ·拥塞管理算法 | 第24-25页 |
| ·拥塞避免 | 第25-26页 |
| ·流量监管与流量整形 | 第26-27页 |
| ·约定访问速率 | 第26页 |
| ·通用流量整形 | 第26-27页 |
| ·物理接口总速率限制 | 第27页 |
| ·QoS特性在网络设备中的处理 | 第27页 |
| ·小结 | 第27-28页 |
| 3 基于IXP2400的IPv6路由器设计 | 第28-42页 |
| ·系统开发环境 | 第28-29页 |
| ·平台硬件描述 | 第29页 |
| ·软件概述 | 第29-38页 |
| ·数据处理流程 | 第30-32页 |
| ·Dispatch loop | 第32-33页 |
| ·系统资源分配及重要数据结构 | 第33-34页 |
| ·IPv6 Forwarder模块详细设计 | 第34-38页 |
| ·RFC的一致性检查 | 第35页 |
| ·数据结构 | 第35-36页 |
| ·LPM查询算法 | 第36-38页 |
| ·IPv6 Forwarder的数据处理流程 | 第38页 |
| ·性能分析与测试 | 第38-41页 |
| ·性能分析 | 第38-40页 |
| ·软件模拟与实际测试 | 第40-41页 |
| ·结论 | 第41-42页 |
| 4 QoS在IPv6路由器上的设计与实现 | 第42-61页 |
| ·硬件概述 | 第42-43页 |
| ·软件概述 | 第43-56页 |
| ·Ingress软件结构 | 第43-44页 |
| ·Egress软件结构 | 第44-45页 |
| ·系统资源分配 | 第45页 |
| ·QoS各功能模块详细设计 | 第45-56页 |
| ·三色计量器的设计与实现 | 第46-49页 |
| ·分类器的设计与实现 | 第49-51页 |
| ·WRED设计与实现 | 第51-54页 |
| ·队列调度与速率限制 | 第54-55页 |
| ·其他重要数据结构 | 第55-56页 |
| ·测试与性能分析 | 第56-60页 |
| ·性能分析 | 第56-57页 |
| ·软件模拟与实际测试 | 第57-60页 |
| ·结论 | 第60-61页 |
| 5 总结与展望 | 第61-62页 |
| 参考文献 | 第62-64页 |
| 致谢 | 第64-65页 |
| 附录A 缩略语 | 第65-66页 |
| 附录B 攻读学位期间论文和项目情况 | 第66页 |