兼容MCS-51的微控制器设计与实现
| 摘要 | 第1-4页 |
| ABSTRACT | 第4-5页 |
| 目录 | 第5-7页 |
| 第一章 绪论 | 第7-11页 |
| ·课题来源及意义 | 第7-8页 |
| ·研究内容和实现手段 | 第8-11页 |
| ·微控制器IP核的设计 | 第8-9页 |
| ·FPGA上时验证 | 第9页 |
| ·HDL设计复杂数字电路概述 | 第9-10页 |
| ·设计方法 | 第10-11页 |
| 第二章 CRISC指令系统 | 第11-15页 |
| ·指令系统的发展 | 第11-13页 |
| ·CISC指令系统 | 第11-12页 |
| 2 1.2 RISC指令系统 | 第12-13页 |
| 2.I.3 CRISC指令系统 | 第13页 |
| ·寻址方式 | 第13-14页 |
| ·指令类型 | 第14-15页 |
| 第三章 兼容MCS-51微控制器的体系结构 | 第15-19页 |
| ·微控制器的体系结构 | 第15-18页 |
| ·微控制器的功能模块 | 第15-18页 |
| ·通用寄存器和RAM | 第18-19页 |
| 第四章 微控制器的设计 | 第19-42页 |
| ·流水线结构 | 第19-26页 |
| ·流水线的概念和特性 | 第19-20页 |
| ·流水线级数的划分 | 第20-21页 |
| ·流水线相关问题 | 第21-26页 |
| ·指令译码器模块 | 第26-29页 |
| ·ALU模块 | 第29-33页 |
| ·加减法运算 | 第30-31页 |
| ·乘除法运算 | 第31-32页 |
| ·十进制调整运算 | 第32-33页 |
| ·ALU数据选择模块 | 第33页 |
| ·比较器 | 第33-34页 |
| ·中断控制器 | 第34-39页 |
| ·中断概述 | 第34-36页 |
| ·中断寄存器 | 第36-37页 |
| ·中断响应 | 第37-38页 |
| ·中断请求的撤除 | 第38页 |
| ·中断的延迟 | 第38-39页 |
| ·存储器模块 | 第39-42页 |
| ·程序存储器 | 第39-40页 |
| ·数据存储器 | 第40-42页 |
| 第五章 微控制器的实现和仿真 | 第42-50页 |
| ·微控制器仿真和综合概述 | 第42页 |
| ·微控制器的功能仿真 | 第42-46页 |
| ·指令系统的仿真 | 第43-44页 |
| ·中断系统的仿真 | 第44-46页 |
| ·与传统MCS-51的性能对比 | 第46-50页 |
| 第六章 测试 | 第50-53页 |
| ·测试概述 | 第50页 |
| ·测试用例 | 第50-53页 |
| 第七章 结论 | 第53-54页 |
| 参考文献 | 第54-56页 |
| 致谢 | 第56页 |