| 摘要 | 第1-5页 |
| ABSTRACT | 第5-9页 |
| 缩略词 | 第9-10页 |
| 第一章 绪论 | 第10-17页 |
| ·课题的研究背景 | 第10-11页 |
| ·课题涉及的关键技术 | 第11-15页 |
| ·软件无线电技术 | 第11-12页 |
| ·扩频通信技术 | 第12-14页 |
| ·数字调制解调技术 | 第14-15页 |
| ·软件无线电台在国内外的发展状况 | 第15-16页 |
| ·项目介绍 | 第16页 |
| ·主要工作内容 | 第16-17页 |
| 第二章 DS/DMPSK 的调制解调原理 | 第17-37页 |
| ·DS/DMPSK 的调制原理 | 第17-22页 |
| ·差分编码 | 第17-18页 |
| ·直接序列扩频 | 第18-19页 |
| ·数据分路及相位映射 | 第19-20页 |
| ·电平产生 | 第20-21页 |
| ·正交平衡调制 | 第21-22页 |
| ·DS/DMPSK 调制的Matlab 仿真结果 | 第22页 |
| ·DS/DMPSK 的解调原理 | 第22-30页 |
| ·自动增益控制(AGC) | 第23页 |
| ·中频带通采样 | 第23-25页 |
| ·相关解扩 | 第25-27页 |
| ·延时差分解调 | 第27-28页 |
| ·低通滤波 | 第28-30页 |
| ·数据判决及同步时钟提取 | 第30页 |
| ·频偏分析 | 第30-37页 |
| 第三章 DS/DMPSK 调制解调算法的FPGA 实现 | 第37-54页 |
| ·FPGA 的设计流程 | 第37-38页 |
| ·FPGA 的开发工具 | 第38页 |
| ·调制部分的FPGA 实现 | 第38-43页 |
| ·解调部分的FPGA 实现 | 第43-49页 |
| ·数字匹配滤波器模块 | 第43-44页 |
| ·延时模块 | 第44-45页 |
| ·乘法器模块 | 第45页 |
| ·CIC 滤波器模块 | 第45-47页 |
| ·判决及同步时钟提取模块 | 第47页 |
| ·解调部分的FPGA 实现的仿真结果 | 第47-49页 |
| ·FPGA 的动态配置 | 第49-54页 |
| ·FPGA 的配置模式 | 第49-50页 |
| ·FLASH 的读写 | 第50-53页 |
| ·模式的切换 | 第53-54页 |
| 第四章 通用数字DS/DMPSK 调制解调器的硬件设计 | 第54-62页 |
| ·调制解调器的方案设计 | 第54-56页 |
| ·技术指标 | 第54页 |
| ·电台的模块划分及总体框图 | 第54-55页 |
| ·接口信号 | 第55-56页 |
| ·关键器件的选择 | 第56-58页 |
| ·电路原理图设计 | 第58-59页 |
| ·调制部分 | 第58-59页 |
| ·解调部分 | 第59页 |
| ·印制板设计 | 第59-60页 |
| ·硬件调试 | 第60-62页 |
| ·硬件调试的步骤 | 第60-61页 |
| ·硬件调试中发现的问题 | 第61-62页 |
| 第五章 实际测试结果 | 第62-72页 |
| ·实物照片 | 第62-65页 |
| ·调制部分的测试结果 | 第65-67页 |
| ·解调部分的测试结果 | 第67-68页 |
| ·功能测试结果 | 第68-69页 |
| ·抗干扰测试结果 | 第69-71页 |
| ·测试结论 | 第71-72页 |
| 第六章 总结 | 第72-74页 |
| ·论文总结 | 第72页 |
| ·工作总结 | 第72-73页 |
| ·展望 | 第73-74页 |
| 致谢 | 第74-75页 |
| 参考文献 | 第75-76页 |
| 攻读硕士学位期间的研究成果 | 第76页 |