数字音频无线传输系统中的前向纠错电路及硬件验证平台的设计与实现
| 第一章 引言 | 第1-14页 |
| ·研究目标 | 第11页 |
| ·研究内容 | 第11-12页 |
| ·开发环境 | 第12页 |
| ·研究意义 | 第12-13页 |
| ·论文各章节内容概述 | 第13-14页 |
| 第二章 信道与编码理论简介 | 第14-26页 |
| ·编码信道模型 | 第14-15页 |
| ·差错控制的途径 | 第15-18页 |
| ·差错控制系统和纠错码分类 | 第18-20页 |
| ·常见循环码简介 | 第20-23页 |
| ·循环冗余校验码 | 第21页 |
| ·BCH 码 | 第21-22页 |
| ·RS 码 | 第22-23页 |
| ·交织 | 第23-24页 |
| ·码字与数据的联系 | 第24页 |
| ·方案选择 | 第24-25页 |
| ·本章小结 | 第25-26页 |
| 第三章 前向纠错电路的设计、仿真与实现 | 第26-58页 |
| ·系统构建 | 第26-30页 |
| ·需求分析 | 第26-27页 |
| ·系统仿真结果 | 第27-30页 |
| ·编码电路的设计与实现 | 第30-40页 |
| ·RS (10,8) 编码器设计与实现 | 第30-33页 |
| ·交织器设计与实现 | 第33-37页 |
| ·RS (20,16) 编码器设计与实现 | 第37-39页 |
| ·位宽变换 | 第39-40页 |
| ·解码电路的设计与实现 | 第40-52页 |
| ·RS (20,16) 解码器设计与实现 | 第40-48页 |
| ·解交织器设计与实现 | 第48页 |
| ·RS (10,8) 解码器设计与实现 | 第48-52页 |
| ·前向纠错电路的仿真 | 第52-57页 |
| ·测试系统电路介绍 | 第54-55页 |
| ·时序仿真 | 第55-56页 |
| ·FPGA 实时仿真 | 第56-57页 |
| ·本章小结 | 第57-58页 |
| 第四章 音频传输验证平台的设计与实现 | 第58-68页 |
| ·平台主体框架 | 第58-59页 |
| ·发送端各模块设计与实现 | 第59-62页 |
| ·纯音频数据的提取 | 第59-60页 |
| ·扰码 | 第60-61页 |
| ·加帧头 | 第61页 |
| ·RF 发送和接收 | 第61-62页 |
| ·发送端硬件外观图 | 第62页 |
| ·接收端各模块设计与实现 | 第62-67页 |
| ·异步时钟恢复 | 第62-64页 |
| ·MAX9485 简介 | 第62-63页 |
| ·时钟恢复与同步 | 第63-64页 |
| ·帧同步 | 第64-65页 |
| ·解扰 | 第65页 |
| ·数模变换 | 第65-66页 |
| ·接收端硬件外观图 | 第66-67页 |
| ·本章小结 | 第67-68页 |
| 第五章 音频传输验证平台的误比特率测试 | 第68-71页 |
| 第六章 结论与展望 | 第71-72页 |
| 致谢 | 第72-73页 |
| 参考文献 | 第73-74页 |
| 个人简历 | 第74页 |