OFDM系统中信道编码的FPGA实现及降低峰均比的研究
摘要 | 第1-5页 |
ABSTRACT | 第5-8页 |
第一章 绪论 | 第8-12页 |
·课题背景 | 第8-9页 |
·可编程逻辑器件的发展 | 第9-10页 |
·OFDM技术发展简史 | 第10-11页 |
·论文研究的主要内容 | 第11-12页 |
第二章 OFDM系统介绍 | 第12-17页 |
·OFDM的基本原理 | 第12-13页 |
·用IDFT/DFT实现调制解调 | 第13-14页 |
·循环前缀 | 第14-15页 |
·OFDM基本参数的选择 | 第15页 |
·OFDM系统的构成 | 第15-17页 |
第三章 OFDM系统中信道编码的设计 | 第17-32页 |
·通信系统中的信道编码 | 第17-20页 |
·信道编码的任务 | 第17页 |
·信道编码的基本原理 | 第17-19页 |
·信道编码的分类 | 第19-20页 |
·COFDM系统模型 | 第20-21页 |
·信道编码的模块结构 | 第21页 |
·卷积码原理 | 第21-31页 |
·卷积码编码 | 第21-25页 |
·Viterbi译码 | 第25-30页 |
·卷积码的其他译码方案 | 第30-31页 |
·交织原理 | 第31-32页 |
第四章 OFDM系统中信道编码的FPGA实现 | 第32-47页 |
·FPGA的结构特点 | 第32-35页 |
·FPGA开发流程 | 第35-36页 |
·FPGA开发环境 | 第36-37页 |
·ISE | 第36页 |
·Synplify | 第36-37页 |
·Modelsim | 第37页 |
·硬件描述语言Verilog HDL | 第37-38页 |
·接收端的FPGA设计及实现 | 第38-42页 |
·串行接口接收器的设计 | 第38-39页 |
·卷积码编码器的设计 | 第39-40页 |
·交织器的设计 | 第40页 |
·接收端的整体性能分析 | 第40-42页 |
·发送端的FPGA设计及实现 | 第42-46页 |
·串行接口发送器的设计 | 第42-43页 |
·解交织器的设计 | 第43页 |
·Viterbi译码器的设计 | 第43-45页 |
·发送端的整体性能分析 | 第45-46页 |
·小结 | 第46-47页 |
第五章 降低OFDM系统中的峰值平均功率比的研究 | 第47-56页 |
·OFDM系统中的峰均比的定义 | 第47-48页 |
·信号预畸变降低PAR的方法 | 第48-49页 |
·限幅方法 | 第48页 |
·压缩扩张变换 | 第48-49页 |
·信号非畸变降低PAR的方法 | 第49-52页 |
·选择性映射(SLM) | 第50-51页 |
·部分传输序列(PTS) | 第51-52页 |
·利用编码技术降低PAR的方法 | 第52-55页 |
·编码原理 | 第52-54页 |
·编码效率与PAR的关系 | 第54页 |
·编译码性能分析 | 第54-55页 |
·小结 | 第55-56页 |
第六章 结束语 | 第56-57页 |
·对本论文的总结 | 第56页 |
·本论文的后续工作 | 第56-57页 |
致谢 | 第57-58页 |
参考文献 | 第58-59页 |