家庭网络核心SoC平台--IP核开发规范研究及基于SoC的VGA IP核研制
第一章 引言 | 第1-11页 |
·选题的背景与研究意义 | 第6-7页 |
·国内外研究动态 | 第7-11页 |
第二章 IRL技术概述 | 第11-24页 |
·基本概念 | 第11-12页 |
·IRL | 第11页 |
·FPGA | 第11-12页 |
·FPGA的两种配置方式 | 第12-15页 |
·基于专用配置芯片的系统配置技术 | 第13-14页 |
·基于嵌入式处理器的配置技术 | 第14-15页 |
·IRL系统的基本组成 | 第15-17页 |
·IRL系统实例 | 第17-22页 |
·基于8位单片机的IRL实现 | 第17-19页 |
·基于32位微处理器的IRL实现 | 第19页 |
·Xilinx公司的PAVE解决方案 | 第19-22页 |
·实现IRL时的问题 | 第22-24页 |
第三章 IRL系统设计方案 | 第24-30页 |
·硬件系统 | 第24-26页 |
·软件系统 | 第26-28页 |
·本实现方案的优点 | 第28页 |
·本方案中采用微处理器配置方式的优点 | 第28-30页 |
第四章 支持IRL的嵌入式实时可再配置操作系统 | 第30-42页 |
·系统主要功能 | 第30-31页 |
·系统主要模块概述 | 第31-33页 |
·进程管理 | 第31-32页 |
·内存管理 | 第32页 |
·设备管理 | 第32-33页 |
·操作系统的再配置功能 | 第33页 |
·动态模块化设备管理的实现 | 第33-42页 |
·设备管理的两种实现方式 | 第33-35页 |
·静态加载 | 第34页 |
·动态加载 | 第34-35页 |
·动态加载方式的具体实现 | 第35-42页 |
·设备的I/O空间 | 第35页 |
·内核模块的构成 | 第35-39页 |
·模块与内核其它部分的交互 | 第39页 |
·添加相关的系统调用 | 第39-40页 |
·模块的加载与卸载 | 第40-41页 |
·内核的编译 | 第41-42页 |
第五章 IRL系统的实现与测试 | 第42-57页 |
·配置逻辑生成模块的具体实现 | 第42-44页 |
·配置文件的格式与生成 | 第42-43页 |
·SVF文件的解析 | 第43-44页 |
·配置文件下载模块的具体实现 | 第44-45页 |
·FPGA配置过程的具体实现 | 第45-50页 |
·配置过程的实现 | 第45-47页 |
·驱动模块的实现 | 第47-50页 |
·驱动程序模块的编译 | 第50页 |
·IRL系统的测试 | 第50-53页 |
·IRL系统运行界面 | 第53-57页 |
第六章 总结与展望 | 第57-60页 |
·存在的问题 | 第57页 |
·改进方案 | 第57-60页 |
参考文献 | 第60-63页 |
致谢 | 第63-64页 |
学位论文独创性声明 | 第64页 |
学位论文知识产权权属声明 | 第64-65页 |