| 摘要 | 第1-4页 |
| Abstract | 第4-8页 |
| 第一章 引言 | 第8-16页 |
| ·课题的背景及意义 | 第8-9页 |
| ·锁相环的基本原理 | 第9-11页 |
| ·锁相环技术发展概况 | 第11-13页 |
| ·锁相环的种类 | 第11-12页 |
| ·锁相环的发展简述 | 第12-13页 |
| ·并网变换器对锁相环的基本要求 | 第13-14页 |
| ·本文主要研究内容 | 第14-16页 |
| 第二章 三相电压不平衡条件下锁相环设计 | 第16-36页 |
| ·概述 | 第16-18页 |
| ·基于单同步坐标系的软件锁相环(SSRF SPLL) | 第18-26页 |
| ·基本原理 | 第18-19页 |
| ·数学模型 | 第19-20页 |
| ·系统稳态及动态性能分析 | 第20-23页 |
| ·畸变电压下系统的误差分析 | 第23-26页 |
| ·基于双同步坐标系的解耦软件锁相环(DDSRF SPLL) | 第26-32页 |
| ·基本原理 | 第26-28页 |
| ·解耦网络模型的建立 | 第28-30页 |
| ·结构模型的建立 | 第30-31页 |
| ·控制参数设计 | 第31-32页 |
| ·基于对称分量法的单同步坐标系的锁相环(EPLL-SSRF SPLL) | 第32-36页 |
| ·EPLL 的原理分析 | 第33-34页 |
| ·EPLL-SSRF SPLL 的基本原理 | 第34-35页 |
| ·参数特性分析 | 第35-36页 |
| 第三章 三相电压不平衡条件下锁相环仿真研究 | 第36-51页 |
| ·PSCAD/EMTDC 软件简介 | 第36-38页 |
| ·SSRF SPLL 的仿真研究 | 第38-42页 |
| ·仿真模型 | 第38-39页 |
| ·仿真结果 | 第39-42页 |
| ·DDSRF SPLL 的仿真研究 | 第42-46页 |
| ·仿真模型 | 第42-43页 |
| ·仿真结果 | 第43-46页 |
| ·EPLL-SSRF SPLL 的仿真研究 | 第46-49页 |
| ·仿真模型 | 第46-47页 |
| ·仿真结果 | 第47-49页 |
| ·三种锁相环的仿真结果比较 | 第49-51页 |
| 第四章 三相电压不平衡条件下锁相环的实现 | 第51-64页 |
| ·锁相环总体结构 | 第51-52页 |
| ·锁相环硬件设计 | 第52-56页 |
| ·C8051F410 单片机 | 第52-54页 |
| ·三相交流电压检测电路 | 第54-56页 |
| ·锁相环输出电路 | 第56页 |
| ·锁相环软件设计 | 第56-59页 |
| ·程序流程框图 | 第56-59页 |
| ·优化计算速度的措施 | 第59页 |
| ·锁相环的实验结果 | 第59-64页 |
| ·SSRF SPLL 实验结果 | 第59-61页 |
| ·DDSRF SPLL 实验结果 | 第61-62页 |
| ·EPLL-SSRF SPLL 实验结果 | 第62-64页 |
| 第五章 总结 | 第64-66页 |
| 参考文献 | 第66-69页 |
| 致谢 | 第69-70页 |
| 个人简介 | 第70-71页 |
| 附录 实现三种锁相环的C 语言程序 | 第71-78页 |