首页--工业技术论文--无线电电子学、电信技术论文--基本电子电路论文--一般性问题论文--设计、分析、计算论文

三相电压不平衡条件下锁相环的设计与实现

摘要第1-4页
Abstract第4-8页
第一章 引言第8-16页
   ·课题的背景及意义第8-9页
   ·锁相环的基本原理第9-11页
   ·锁相环技术发展概况第11-13页
     ·锁相环的种类第11-12页
     ·锁相环的发展简述第12-13页
   ·并网变换器对锁相环的基本要求第13-14页
   ·本文主要研究内容第14-16页
第二章 三相电压不平衡条件下锁相环设计第16-36页
   ·概述第16-18页
   ·基于单同步坐标系的软件锁相环(SSRF SPLL)第18-26页
     ·基本原理第18-19页
     ·数学模型第19-20页
     ·系统稳态及动态性能分析第20-23页
     ·畸变电压下系统的误差分析第23-26页
   ·基于双同步坐标系的解耦软件锁相环(DDSRF SPLL)第26-32页
     ·基本原理第26-28页
     ·解耦网络模型的建立第28-30页
     ·结构模型的建立第30-31页
     ·控制参数设计第31-32页
   ·基于对称分量法的单同步坐标系的锁相环(EPLL-SSRF SPLL)第32-36页
     ·EPLL 的原理分析第33-34页
     ·EPLL-SSRF SPLL 的基本原理第34-35页
     ·参数特性分析第35-36页
第三章 三相电压不平衡条件下锁相环仿真研究第36-51页
   ·PSCAD/EMTDC 软件简介第36-38页
   ·SSRF SPLL 的仿真研究第38-42页
     ·仿真模型第38-39页
     ·仿真结果第39-42页
   ·DDSRF SPLL 的仿真研究第42-46页
     ·仿真模型第42-43页
     ·仿真结果第43-46页
   ·EPLL-SSRF SPLL 的仿真研究第46-49页
     ·仿真模型第46-47页
     ·仿真结果第47-49页
   ·三种锁相环的仿真结果比较第49-51页
第四章 三相电压不平衡条件下锁相环的实现第51-64页
   ·锁相环总体结构第51-52页
   ·锁相环硬件设计第52-56页
     ·C8051F410 单片机第52-54页
     ·三相交流电压检测电路第54-56页
     ·锁相环输出电路第56页
   ·锁相环软件设计第56-59页
     ·程序流程框图第56-59页
     ·优化计算速度的措施第59页
   ·锁相环的实验结果第59-64页
     ·SSRF SPLL 实验结果第59-61页
     ·DDSRF SPLL 实验结果第61-62页
     ·EPLL-SSRF SPLL 实验结果第62-64页
第五章 总结第64-66页
参考文献第66-69页
致谢第69-70页
个人简介第70-71页
附录 实现三种锁相环的C 语言程序第71-78页

论文共78页,点击 下载论文
上一篇:基于PCI总线的AOS帧同步收发器的Linux驱动及应用程序开发
下一篇:新会计准则18号对上市公司会计信息影响研究