摘要 | 第1-5页 |
Abstract | 第5-10页 |
第1章 绪论 | 第10-13页 |
·3G网络建设和研究ATM over Ethernet的意义 | 第10-11页 |
·采用PWE3实现ATM over Ethernet的原因和PWE3技术介绍 | 第11-12页 |
·本文内容简介和章节安排 | 第12-13页 |
第2章 ATM原理基础研究 | 第13-24页 |
·通信网络的发展和ATM的出现 | 第13页 |
·ATM基本原理 | 第13-19页 |
·ATM的异步原理 | 第14-16页 |
·ATM基本概念 | 第16-19页 |
·ATM交换 | 第19-20页 |
·ATM交换的优势 | 第19页 |
·ATM中的VP/VC交换 | 第19-20页 |
·ATM分层结构及ATM层核心功能 | 第20-22页 |
·ATM层OAM功能 | 第22-23页 |
·UTOPIA接口 | 第23-24页 |
第3章 ATM-ETH的IWF和PWE3协议研究 | 第24-45页 |
·ATM-ETH IWF的研究 | 第24-27页 |
·IWF在用户层面的需求 | 第24-25页 |
·IWF在控制层面的需求 | 第25页 |
·IWF在管理层面的需求 | 第25-26页 |
·IWF在ATM-Ethernet中的位置和具体作用 | 第26-27页 |
·PWE3协议的研究 | 第27-37页 |
·PWE3要求实现的功能 | 第29-31页 |
·PWE3的协议层模型 | 第31-32页 |
·基于以太网的ATM PWE3协议研究 | 第32-37页 |
·基于以太网的ATM伪线封装格式研究 | 第37-44页 |
·ATM N到一封装模式 | 第38-41页 |
·ATM一到一封装模式 | 第41-44页 |
·小结 | 第44-45页 |
第4章 基于以太网的ATM伪线仿真FPGA设计 | 第45-67页 |
·FPGA总体设计方案 | 第45-56页 |
·FPGA功能框图和模块划分 | 第48-50页 |
·FPGA总体数据流处理过程 | 第50-52页 |
·FPGA时钟域和复位策略 | 第52页 |
·FPGA设计中需要维护的表项定义 | 第52-56页 |
·伪线处理模块逻辑设计 | 第56-61页 |
·PW PROCESSOR模块功能 | 第56页 |
·PW PROCESSOR模块接口定义 | 第56-58页 |
·PW PROCESSOR模块数据处理流程 | 第58-61页 |
·以太网帧封装模块逻辑设计 | 第61-63页 |
·封装模块功能 | 第61-62页 |
·封装模块接口定义 | 第62页 |
·封装模块数据处理流程 | 第62-63页 |
·伪线处理模块和封装模块设计的功能仿真 | 第63-67页 |
第5章 基于以太网的ATM伪线仿真FPGA测试与验证 | 第67-75页 |
·测试仪表及测试拓扑介绍 | 第67-70页 |
·测试环境搭建 | 第67-68页 |
·测试表项配置说明 | 第68-70页 |
·一到一模式VC单信元封装测试 | 第70-71页 |
·一到一模式VC连接多信元(16个信元)封装测试 | 第71-73页 |
·N到一模式VP连接多信元(16个信元)封装测试 | 第73-75页 |
第6章 总结与展望 | 第75-77页 |
·本文主要完成的工作 | 第75-76页 |
·基于以太网的ATM伪线仿真研究工作展望 | 第76-77页 |
参考文献 | 第77-79页 |
致谢 | 第79-80页 |
主要英文缩写语对照表 | 第80-81页 |
附录 攻读硕士学位期间发表的论文 | 第81页 |