宽带快速锁频信号源技术研究
摘要 | 第5-6页 |
abstract | 第6-7页 |
第一章 绪论 | 第11-16页 |
1.1 研究背景及意义 | 第11-12页 |
1.2 发展态势与国内外研究状况 | 第12-15页 |
1.2.1 跳频激励源的国内外研究现状 | 第12-14页 |
1.2.2 梳状谱发生器的国内外研究现状 | 第14-15页 |
1.3 论文主要研究内容 | 第15-16页 |
第二章 宽带快速锁频信号源的理论和设计 | 第16-20页 |
2.1 宽带快速锁频信号源的评价指标 | 第17-19页 |
2.1.1 输出频点个数 | 第17页 |
2.1.2 输出频率范围 | 第17页 |
2.1.3 频率分辨率 | 第17-18页 |
2.1.4 频率转换时间 | 第18页 |
2.1.5 输出功率 | 第18-19页 |
2.2 系统的整体指标要求 | 第19页 |
2.3 本章小结 | 第19-20页 |
第三章 跳频信号源的原理与设计 | 第20-38页 |
3.1 跳频源的设计指标 | 第20页 |
3.2 跳频信号源的理论背景 | 第20-23页 |
3.2.1 锁相环频率合成技术 | 第20-22页 |
3.2.1.1 鉴相器 | 第20-21页 |
3.2.1.2 环路滤波器 | 第21页 |
3.2.1.3 压控振荡器 | 第21-22页 |
3.2.2 直接数字频率合成技术 | 第22-23页 |
3.3 跳频信号源的设计 | 第23-33页 |
3.3.1 晶振模块的研制 | 第23-24页 |
3.3.2 锁相环PLL模块的研制 | 第24-28页 |
3.3.3 DDS模块的研制 | 第28-33页 |
3.3.3.1 DDS芯片的选择 | 第28页 |
3.3.3.2 DDS电路的设计 | 第28-31页 |
3.3.3.3 DDS参考时钟的仿真 | 第31-33页 |
3.4 跳频信号源调试与分析 | 第33-37页 |
3.4.1 锁相环模块测试 | 第33页 |
3.4.2 DDS模块的测试 | 第33-37页 |
3.4.3 跳频源模块跳频时间分析 | 第37页 |
3.5 本章小结 | 第37-38页 |
第四章 梳状谱发生器的原理和设计 | 第38-66页 |
4.1 梳状谱发生器的设计指标 | 第38页 |
4.2 梳状谱发生器的原理 | 第38-49页 |
4.2.1 功率放大器的原理 | 第38-41页 |
4.2.1.1 功放的种类 | 第38-39页 |
4.2.1.2 功放的主要评价指标 | 第39-41页 |
4.2.2 梳状谱发生器的原理 | 第41-49页 |
4.2.1.1 阶跃恢复二极管的结构 | 第41-43页 |
4.2.1.2 SRD的物理过程 | 第43-46页 |
4.2.1.3 SRD的主要参数 | 第46-47页 |
4.2.1.4 SRD的选型条件 | 第47-48页 |
4.2.1.5 梳状谱发生器电路的建立 | 第48-49页 |
4.3 梳状谱信号发生器的设计 | 第49-63页 |
4.3.1 功率放大器的研制 | 第49-55页 |
4.3.1.1 系统功放分析 | 第49-51页 |
4.3.1.2 功放仿真 | 第51-55页 |
4.3.2 梳状谱发生器的研制 | 第55-63页 |
4.3.2.1 阶跃二极管的选型与建模 | 第55-58页 |
4.3.2.2 梳状谱发生电路的仿真 | 第58-63页 |
4.4 梳状谱发生器的实验与分析 | 第63-65页 |
4.4.1 功率放大器测试 | 第63-64页 |
4.4.2 梳状谱发生器测试结果与分析 | 第64-65页 |
4.5 本章小结 | 第65-66页 |
第五章 系统测试与结果分析 | 第66-70页 |
5.1 输出频点的分析 | 第66-68页 |
5.2 跳频速度的分析 | 第68页 |
5.3 输出功率的分析 | 第68-69页 |
5.4 本章小结 | 第69-70页 |
第六章 结论 | 第70-72页 |
6.1 全文总结 | 第70页 |
6.2 进一步的研究展望 | 第70-71页 |
6.3 基于本论文的其他方案畅想 | 第71-72页 |
致谢 | 第72-73页 |
参考文献 | 第73-76页 |
攻硕期间的研究成果 | 第76页 |