摘要 | 第4-5页 |
abstract | 第5-6页 |
第一章 绪论 | 第12-16页 |
1.1 课题来源与研究意义 | 第12-13页 |
1.2 国内外研究现状 | 第13-15页 |
1.3 主要内容与结构安排 | 第15-16页 |
第二章 频控阵雷达及其频率合成技术基本原理 | 第16-33页 |
2.1 频控阵雷达基本原理 | 第16-19页 |
2.1.1 相控阵雷达基本原理 | 第16-17页 |
2.1.2 频控阵雷达基本原理及优势 | 第17-19页 |
2.2 频控阵雷达频率合成器主要技术指标 | 第19-20页 |
2.3 频控阵雷达频率合成技术基本理论 | 第20-30页 |
2.3.1 锁相环技术基本理论 | 第20-23页 |
2.3.2 直接数字频率合成技术基本理论 | 第23-26页 |
2.3.3 相参频率合成技术基本理论 | 第26-30页 |
2.4 频率合成器频率误差对频控阵雷达系统的影响 | 第30-32页 |
2.5 本章小结 | 第32-33页 |
第三章 频控阵雷达频率合成器系统方案及电路设计 | 第33-59页 |
3.1 系统方案介绍及系统设计指标 | 第33-37页 |
3.1.1 系统方案介绍 | 第33-36页 |
3.1.2 方案可行性分析 | 第36-37页 |
3.1.3 频率合成器系统设计指标 | 第37页 |
3.2 高精度时钟源电路设计 | 第37-41页 |
3.2.1 AD9548芯片介绍 | 第38-39页 |
3.2.2 高精度时钟源方案 | 第39-40页 |
3.2.3 高精度时钟源电路设计 | 第40-41页 |
3.3 多路相参直接数字频率合成器电路设计 | 第41-46页 |
3.3.1 AD9914芯片介绍 | 第42-44页 |
3.3.2 多路相参直接数字频率合成器电路设计 | 第44-46页 |
3.4 系统控制电路设计 | 第46-49页 |
3.4.1 FPGA控制电路芯片介绍 | 第47页 |
3.4.2 FPGA控制电路设计 | 第47-49页 |
3.5 其它硬件电路设计 | 第49-53页 |
3.5.1 π衰及放大器组合电路 | 第50-52页 |
3.5.2 电源电路设计 | 第52-53页 |
3.6 上位机控制软件设计 | 第53-55页 |
3.7 信号隔离腔体设计 | 第55-56页 |
3.8 PCB制板注意事项 | 第56-58页 |
3.9 本章小结 | 第58-59页 |
第四章 频控阵雷达频率合成器系统调试及结果分析 | 第59-73页 |
4.1 参考时钟测试 | 第59-62页 |
4.1.1 晶振指标测试 | 第59-60页 |
4.1.2 2.40 GHz信号指标测试 | 第60-62页 |
4.2 高精度时钟源信号测试 | 第62页 |
4.3 多路相参直接数字频率合成器电路测试 | 第62-67页 |
4.3.1 单路AD9914信号指标测试 | 第63-66页 |
4.3.2 多路AD9914信号相参性测试 | 第66-67页 |
4.4 系统控制电路测试 | 第67-69页 |
4.4.1 FPGA系统控制电路多路控制信号同步性分析 | 第68页 |
4.4.2 FPGA系统控制代码仿真及测试 | 第68-69页 |
4.5 X波段频控阵雷达频率合成器多路信号测试及结果分析 | 第69-72页 |
4.6 本章小结 | 第72-73页 |
第五章 总结与展望 | 第73-75页 |
5.1 全文总结及注意事项 | 第73页 |
5.2 下一步工作及展望 | 第73-75页 |
致谢 | 第75-76页 |
参考文献 | 第76-80页 |
攻读硕士学位期间取得的成果 | 第80页 |