| 摘要 | 第4-5页 |
| Abstract | 第5页 |
| 1 引言 | 第8-11页 |
| 1.1 研究背景 | 第8-10页 |
| 1.2 研究内容及组织结构 | 第10-11页 |
| 2 HSUPA 用户平面协议概述 | 第11-19页 |
| 2.1 前言 | 第11-12页 |
| 2.2 WCDMA/HSUPA 结构 | 第12-14页 |
| 2.3 HSUPA 用户面协议 | 第14-18页 |
| 2.4 小结 | 第18-19页 |
| 3 HSUPA 用户平面协议加速总体设计 | 第19-29页 |
| 3.1 HSUPA 用户平面协议加速设计目标 | 第19页 |
| 3.2 HSUPA 用户面协议加速设计硬件平台 | 第19-21页 |
| 3.3 功能模块定义 | 第21-25页 |
| 3.4 HSUPA 用户平面协议加速设计总体结构 | 第25-28页 |
| 3.5 小结 | 第28-29页 |
| 4 DDR 存储管理设计 | 第29-44页 |
| 4.1 引言 | 第29-30页 |
| 4.2 DDR 存储管理难点与关键技术 | 第30-31页 |
| 4.3 MAC-es 和 RLC AM 接收处理 DDR 操作竞争解决 | 第31页 |
| 4.4 DDR 存储规划 | 第31-32页 |
| 4.5 DDR 存储管理模块设计思路 | 第32-34页 |
| 4.6 DDR 存储管理模块详细设计 | 第34-43页 |
| 4.7 小结 | 第43-44页 |
| 5 FP 解封模块设计 | 第44-63页 |
| 5.1 引言 | 第44页 |
| 5.2 FP 帧协议 | 第44-50页 |
| 5.3 设计难点 | 第50-51页 |
| 5.4 设计思路 | 第51页 |
| 5.5 FP 解封模块详细设计 | 第51-58页 |
| 5.6 FP 解封模块性能分析与测试 | 第58-61页 |
| 5.7 小结 | 第61-63页 |
| 6 总结 | 第63-65页 |
| 致谢 | 第65-66页 |
| 参考文献 | 第66-70页 |
| 附录 攻读硕士学位期间参与的科研项目 | 第70页 |