可重构的直接射频采样接收机技术研究
摘要 | 第5-6页 |
abstract | 第6-7页 |
第一章 绪论 | 第10-15页 |
1.1 课题背景及研究意义 | 第10页 |
1.2 可重构技术 | 第10-11页 |
1.3 可重构数字接收机的发展现状及趋势 | 第11-12页 |
1.4 脉冲采样器的发展及应用 | 第12-13页 |
1.5 本文的主要工作及内容安排 | 第13-14页 |
1.6 本章小结 | 第14-15页 |
第二章 可重构射频采样接收机及相关理论基础 | 第15-27页 |
2.1 常见的可重构接收机结构 | 第15-16页 |
2.2 信号采样理论 | 第16-18页 |
2.2.1 Nyquist低通采样定理 | 第16-17页 |
2.2.2 带通采样定理 | 第17-18页 |
2.3 下变频理论 | 第18-26页 |
2.3.1 模拟混频器下变频 | 第18页 |
2.3.2 带通采样下变频 | 第18-19页 |
2.3.3 数字下变频 | 第19-26页 |
2.4 本章小结 | 第26-27页 |
第三章 可重构射频采样接收机结构 | 第27-48页 |
3.1 可重构射频采样接收机结构分析 | 第27-29页 |
3.2 采样脉宽对接收信号的影响 | 第29-32页 |
3.3 采样时钟抖动对接收信号的影响 | 第32-40页 |
3.3.1 时钟抖动的产生 | 第32-33页 |
3.3.2 时钟抖动误差分析 | 第33-36页 |
3.3.3 影响信噪比因子仿真分析 | 第36-40页 |
3.4 消除抖动噪声的可重构射频采样接收机结构 | 第40-46页 |
3.4.1 模拟抖动噪声消除模型 | 第40-42页 |
3.4.2 基带噪声消除算法 | 第42-46页 |
3.5 本章小结 | 第46-48页 |
第四章 可重构直接射频采样接收机系统设计及仿真 | 第48-60页 |
4.1 系统实现功能及指标要求 | 第48页 |
4.1.1 系统实现功能 | 第48页 |
4.1.2 系统指标要求 | 第48页 |
4.2 系统下变频设计方案 | 第48-49页 |
4.3 各模块设计与仿真实现 | 第49-59页 |
4.3.1 数字混频模块 | 第49-51页 |
4.3.2 CIC滤波器模块 | 第51-53页 |
4.3.3 半带HB滤波器模块 | 第53-56页 |
4.3.4 噪声修正模块设计 | 第56-59页 |
4.4 本章小结 | 第59-60页 |
第五章 可重构直接射频采样接收机的FPGA实现 | 第60-71页 |
5.1 系统硬件方案设计 | 第60-64页 |
5.1.1 可重构滤波器 | 第60页 |
5.1.2 脉冲采样器选型及设计 | 第60-61页 |
5.1.3 ADC芯片选型及设计 | 第61-62页 |
5.1.4 FPGA的选型与设计 | 第62-63页 |
5.1.5 电源的选型与设计 | 第63-64页 |
5.2 系统FPGA设计及仿真实现 | 第64-70页 |
5.2.1 数字混频模块 | 第66-67页 |
5.2.2 CIC滤波模块 | 第67-68页 |
5.2.3 HB滤波模块 | 第68-69页 |
5.2.4 噪声修正模块 | 第69-70页 |
5.3 本章小结 | 第70-71页 |
第六章 全文总结及展望 | 第71-72页 |
致谢 | 第72-73页 |
参考文献 | 第73-75页 |
攻硕期间取得的研究成果 | 第75-76页 |