基于AD9910的Ku波段雷达信号源的设计与实现
摘要 | 第5-6页 |
ABSTRACT | 第6-7页 |
第一章 绪论 | 第14-20页 |
1.1 课题来源与研究意义 | 第14-15页 |
1.2 脉冲压缩雷达发展概述 | 第15-16页 |
1.3 频率源技术发展概述 | 第16-18页 |
1.4 本文工作内容与文章结构 | 第18-20页 |
第二章 脉冲压缩雷达及频率合成技术基本原理 | 第20-33页 |
2.1 脉冲压缩雷达基本原理 | 第20-24页 |
2.2 直接数字频率合成的基本原理 | 第24-28页 |
2.2.1 DDS的基本结构 | 第24-26页 |
2.2.2 DDS的输出频谱构成 | 第26-28页 |
2.3 雷达信号源的实现方案 | 第28-33页 |
第三章 方案设计与硬件实现 | 第33-61页 |
3.1 项目内容与技术指标介绍 | 第33-35页 |
3.2 方案设计 | 第35-37页 |
3.3 AD9910电路设计 | 第37-42页 |
3.3.1 DDS芯片AD9910介绍 | 第37-40页 |
3.3.2 AD9910电路设计 | 第40-42页 |
3.4 FPGA控制电路设计 | 第42-46页 |
3.4.1 Cyclone系列FPGA介绍 | 第43-44页 |
3.4.2 FPGA外围电路设计 | 第44-46页 |
3.5 其他电路设计 | 第46-49页 |
3.5.1 放大器电路设计 | 第46-47页 |
3.5.2 电源电路设计 | 第47-49页 |
3.6 PCB版图设计 | 第49-50页 |
3.7 AD9910控制器的FPGA设计与实现 | 第50-60页 |
3.7.1 AD9910基本操作 | 第50-53页 |
3.7.1.1 寄存器参数的计算 | 第50-52页 |
3.7.1.2 寄存器的配置 | 第52页 |
3.7.1.3 DRG操作时序 | 第52-53页 |
3.7.2 控制器的FPGA实现 | 第53-60页 |
3.7.2.1 控制器实现的整体框架 | 第54-56页 |
3.7.2.2 控制器实现流程图 | 第56-57页 |
3.7.2.3 SPI接.设计与实现 | 第57-59页 |
3.7.2.4 脉冲调制信号实现 | 第59页 |
3.7.2.5 线性调频波实现 | 第59-60页 |
3.7.2.6 barker码调相信号实现 | 第60页 |
3.8 本章小结 | 第60-61页 |
第四章 电路调试与测试 | 第61-78页 |
4.1 实物与测试平台 | 第61-62页 |
4.2 模块单独测试 | 第62-71页 |
4.2.1 相位噪声和杂散测试 | 第62页 |
4.2.2 调制域信号测试 | 第62-66页 |
4.2.3 时域信号测试 | 第66-68页 |
4.2.4 频域信号测试 | 第68-71页 |
4.3 系统联合测试 | 第71-76页 |
4.3.1 调制域信号测试 | 第72-75页 |
4.3.2 其它测试 | 第75-76页 |
4.4 调试中的问题及测试结果分析 | 第76-77页 |
4.5 总结 | 第77-78页 |
第五章 总结与展望 | 第78-79页 |
致谢 | 第79-80页 |
参考文献 | 第80-82页 |
攻读硕士学位期间取得的成果 | 第82-83页 |