高速通讯接口中OFDM信道估计技术研究与实现
摘要 | 第1-4页 |
Abstract | 第4-7页 |
第一章 绪论 | 第7-11页 |
·选题背景与课题意义 | 第7-8页 |
·OFDM技术发展与现状 | 第8-9页 |
·本文的研究内容与章节安排 | 第9-11页 |
第二章 OFDM原理与关键技术 | 第11-17页 |
·OFDM基本原理 | 第11-14页 |
·OFDM系统模型 | 第11-12页 |
·OFDM系统实现方法 | 第12-13页 |
·保护间隔与循环前缀 | 第13-14页 |
·导频 | 第14页 |
·OFDM关键技术 | 第14-17页 |
·OFDM同步 | 第14-15页 |
·OFDM信道估计 | 第15页 |
·PAPR抑制 | 第15-17页 |
第三章 OFDM信道估计技术研究 | 第17-35页 |
·信道估计技术概述 | 第17-19页 |
·OFDM系统频域信道模型 | 第17-18页 |
·信道估计分类 | 第18-19页 |
·基于导频的信道估计 | 第19页 |
·导频的选择与插入 | 第19-20页 |
·导频位置处的信道估计算法 | 第20-23页 |
·LS算法 | 第20-21页 |
·MMSE算法 | 第21-22页 |
·仿真分析 | 第22-23页 |
·信道估计中的插值算法 | 第23-26页 |
·常值插值算法 | 第24页 |
·线性插值算法 | 第24页 |
·基于FFT的插值算法 | 第24-25页 |
·基于FFT的变换域LS算法 | 第25-26页 |
·算法仿真与性能分析 | 第26-32页 |
·基于导频的信道估计仿真 | 第27-29页 |
·不同插值算法仿真 | 第29-32页 |
·非理想同步的影响 | 第32-35页 |
·符号定时同步误差的影响 | 第32页 |
·采样时钟同步误差的影响 | 第32-33页 |
·仿真分析 | 第33-35页 |
第四章 高速通讯接口信道估计方案设计与实现 | 第35-53页 |
·高速通讯接口物理层设计方案 | 第35-37页 |
·高速通讯接口OFDM物理层 | 第35-36页 |
·高速通讯接口OFDM信号帧结构 | 第36-37页 |
·高速通讯接口OFDM系统参数 | 第37页 |
·高速通讯接口信道估计方案设计 | 第37-44页 |
·高速通讯接口信道特性 | 第37-39页 |
·信道估计方案设计 | 第39-40页 |
·信道估计性能测试 | 第40-44页 |
·高速通讯接口信道估计模块FPGA实现 | 第44-51页 |
·硬件平台介绍 | 第44-45页 |
·信道估计模块设计 | 第45-47页 |
·信道估计模块FPGA实现与优化 | 第47-49页 |
·信道估计模块测试 | 第49-51页 |
·高速通讯接口中信道估计模块测试 | 第51-53页 |
第五章 低PAPR导频信号设计 | 第53-61页 |
·PAPR基本概念 | 第53页 |
·PAPR抑制技术 | 第53-54页 |
·低PAPR导频信号设计 | 第54-61页 |
·低PAPR导频信号设计 | 第54-56页 |
·仿真分析 | 第56-61页 |
第六章 结束语 | 第61-63页 |
致谢 | 第63-65页 |
参考文献 | 第65-69页 |
硕士期间的研究成果 | 第69-71页 |