基于FPGA的动态图像采集及网络传输技术的研究
| 摘要 | 第5-6页 |
| abstract | 第6页 |
| 第1章 绪论 | 第9-15页 |
| 1.1 课题背景、目的和意义 | 第9-11页 |
| 1.2 国内外研究现状 | 第11-12页 |
| 1.3 本文的主要工作 | 第12-15页 |
| 第2章 图像采集系统技术方案 | 第15-43页 |
| 2.1 系统总体框架 | 第15页 |
| 2.2 图像采集系统的硬件系统框架 | 第15-16页 |
| 2.3 硬件模块的设计 | 第16-28页 |
| 2.3.1 Camera Link接口模块 | 第16-20页 |
| 2.3.2 DDR3模块 | 第20-22页 |
| 2.3.3 SRIO 传输模块 | 第22-25页 |
| 2.3.4 FPGA配置模块 | 第25-28页 |
| 2.4 PCB设计与实现 | 第28-33页 |
| 2.4.1 PCB板叠层设计 | 第28-29页 |
| 2.4.2 PCB阻抗匹配 | 第29-33页 |
| 2.5 PCB信号兼容设计 | 第33-37页 |
| 2.5.1 噪声 | 第33-34页 |
| 2.5.2 交流阻抗分析 | 第34-37页 |
| 2.6 总线设计 | 第37-41页 |
| 2.7 本章小结 | 第41-43页 |
| 第3章 图像采集系统硬件设计 | 第43-49页 |
| 3.1 系统整体硬件方案 | 第43页 |
| 3.2 系统选型 | 第43-44页 |
| 3.2.1 FPGA的选型 | 第43-44页 |
| 3.2.2 CMOS摄像头选型 | 第44页 |
| 3.2.3 SDRAM选型 | 第44页 |
| 3.3 FPGA系统的设计 | 第44-47页 |
| 3.3.1 电源电路、时钟电路和复位电路 | 第44-46页 |
| 3.3.2 FPGA配置电路 | 第46-47页 |
| 3.4 外部电路设计 | 第47-48页 |
| 3.4.1 摄像头接口电路 | 第47页 |
| 3.4.2 同步动态随机存储器电路 | 第47-48页 |
| 3.5 本章小结 | 第48-49页 |
| 第4章 实时动态图像采集与预处理设计 | 第49-79页 |
| 4.1 动态图像采集系统模块的设计 | 第49-50页 |
| 4.2 图像采集系统前端的实现 | 第50-59页 |
| 4.2.1 图像采集系统时钟域与转换芯片的介绍 | 第50-53页 |
| 4.2.2 图像采集系统的接口模拟 | 第53-57页 |
| 4.2.3 图像采集系统的协议实现 | 第57-59页 |
| 4.3 实时图像预处理系统的设计 | 第59-71页 |
| 4.3.1 实时图像预处理系统模块的设计 | 第59-64页 |
| 4.3.2 图像采集系统的缓存实现 | 第64-71页 |
| 4.4 图像数据网络传输模块设计 | 第71-77页 |
| 4.4.1 以太网体系结构 | 第72-73页 |
| 4.4.2 网络传输通信接口 | 第73-74页 |
| 4.4.3 网络传输模块规划 | 第74-75页 |
| 4.4.4 网络传输电路设计 | 第75-77页 |
| 4.5 本章小结 | 第77-79页 |
| 第5章 图像采集及传输系统测试 | 第79-85页 |
| 5.1 模块调试 | 第79-83页 |
| 5.2 图像采集系统整体测试与验证 | 第83-84页 |
| 5.3 本章小结 | 第84-85页 |
| 结论 | 第85-87页 |
| 参考文献 | 第87-91页 |
| 攻读硕士学位期间发表的论文和取得的科研成果 | 第91-92页 |
| 致谢 | 第92-93页 |
| 个人简历 | 第93页 |