首页--工业技术论文--无线电电子学、电信技术论文--基本电子电路论文--数字电路论文

一种10位逐次逼近ADC的设计

摘要第1-5页
ABSTRACT第5-10页
第一章 绪论第10-14页
   ·选题的背景及意义第10-12页
   ·本文设计的目标第12页
   ·研究工作的主要内容和论文安排第12-14页
第二章 逐次逼近A/D 转换器概述第14-33页
   ·逐次逼近ADC 的基本原理第14-15页
   ·模数转换器性能指标第15-20页
     ·分辨率(Resolution)第16页
     ·量化误差(Quantization Error)第16页
     ·失调误差(Offset Error)第16-17页
     ·增益误差(Gain Error)第17页
     ·积分非线性(INL)第17页
     ·微分非线性(DNL)第17-18页
     ·信噪比(SNR)第18-19页
     ·总谐波失真(THD)第19页
     ·信噪失真比(SNDR)第19页
     ·有效位数(ENOB)第19-20页
     ·无掺杂动态范围(SFDR)第20页
   ·采样保持电路第20-24页
     ·采样开关第20-21页
     ·速度问题第21-22页
     ·精度问题第22-23页
     ·下极板采样技术第23-24页
   ·数模转换器第24-29页
     ·电阻分压式DAC第24-26页
     ·电荷再分配式DAC第26-27页
     ·电压电荷混合式DAC第27-29页
   ·比较器第29-33页
     ·运放结构比较器第29-30页
     ·Latch 比较器第30-31页
     ·高速高性能比较器第31-33页
第三章 逐次逼近ADC 的设计第33-71页
   ·模数转换器(DAC)设计第33-44页
     ·采样保持电路内置于DAC第33-34页
     ·DAC 结构的确定第34-36页
     ·电压按比例缩放子DAC 的设计第36-38页
     ·电荷按比例缩放子DAC 的设计第38-40页
     ·数模转换器结构优化第40-42页
     ·DAC 性能验证第42-44页
     ·小结第44页
   ·比较器设计第44-62页
     ·比较器设计指标第44-45页
     ·比较器结构设计第45页
     ·失调消除设计第45-46页
     ·预放大器设计第46-48页
     ·中间增益级设计第48-52页
     ·自偏置差分放大器设计第52页
     ·共模电压Vcm1 设计第52-57页
     ·共模电压Vcm2 设计第57-59页
     ·比较器性能验证第59-61页
     ·小结第61-62页
   ·逐次逼近寄存器与时序电路设计第62-65页
     ·逐次逼近移位寄存器的设计第62-64页
     ·时序控制逻辑的设计第64-65页
   ·ADC 整体结构与性能验证第65-71页
     ·输入斜坡信号的瞬态仿真第66-68页
     ·输入正弦信号的瞬态仿真第68-70页
     ·小结第70-71页
第四章 模数转换器版图设计与测试第71-78页
   ·版图设计第71-76页
     ·电容版图设计第71-73页
     ·电阻版图设计第73-74页
     ·比较器版图设计第74-76页
   ·测试第76-78页
第五章 结论第78-79页
致谢第79-80页
参考文献第80-83页
作者攻硕期间取得的成果第83-84页

论文共84页,点击 下载论文
上一篇:L波段宽带高速跳频频率源的研究
下一篇:脉冲/数据发生器控制模块设计