摘要 | 第1-5页 |
ABSTRACT | 第5-10页 |
第一章 绪论 | 第10-14页 |
·选题的背景及意义 | 第10-12页 |
·本文设计的目标 | 第12页 |
·研究工作的主要内容和论文安排 | 第12-14页 |
第二章 逐次逼近A/D 转换器概述 | 第14-33页 |
·逐次逼近ADC 的基本原理 | 第14-15页 |
·模数转换器性能指标 | 第15-20页 |
·分辨率(Resolution) | 第16页 |
·量化误差(Quantization Error) | 第16页 |
·失调误差(Offset Error) | 第16-17页 |
·增益误差(Gain Error) | 第17页 |
·积分非线性(INL) | 第17页 |
·微分非线性(DNL) | 第17-18页 |
·信噪比(SNR) | 第18-19页 |
·总谐波失真(THD) | 第19页 |
·信噪失真比(SNDR) | 第19页 |
·有效位数(ENOB) | 第19-20页 |
·无掺杂动态范围(SFDR) | 第20页 |
·采样保持电路 | 第20-24页 |
·采样开关 | 第20-21页 |
·速度问题 | 第21-22页 |
·精度问题 | 第22-23页 |
·下极板采样技术 | 第23-24页 |
·数模转换器 | 第24-29页 |
·电阻分压式DAC | 第24-26页 |
·电荷再分配式DAC | 第26-27页 |
·电压电荷混合式DAC | 第27-29页 |
·比较器 | 第29-33页 |
·运放结构比较器 | 第29-30页 |
·Latch 比较器 | 第30-31页 |
·高速高性能比较器 | 第31-33页 |
第三章 逐次逼近ADC 的设计 | 第33-71页 |
·模数转换器(DAC)设计 | 第33-44页 |
·采样保持电路内置于DAC | 第33-34页 |
·DAC 结构的确定 | 第34-36页 |
·电压按比例缩放子DAC 的设计 | 第36-38页 |
·电荷按比例缩放子DAC 的设计 | 第38-40页 |
·数模转换器结构优化 | 第40-42页 |
·DAC 性能验证 | 第42-44页 |
·小结 | 第44页 |
·比较器设计 | 第44-62页 |
·比较器设计指标 | 第44-45页 |
·比较器结构设计 | 第45页 |
·失调消除设计 | 第45-46页 |
·预放大器设计 | 第46-48页 |
·中间增益级设计 | 第48-52页 |
·自偏置差分放大器设计 | 第52页 |
·共模电压Vcm1 设计 | 第52-57页 |
·共模电压Vcm2 设计 | 第57-59页 |
·比较器性能验证 | 第59-61页 |
·小结 | 第61-62页 |
·逐次逼近寄存器与时序电路设计 | 第62-65页 |
·逐次逼近移位寄存器的设计 | 第62-64页 |
·时序控制逻辑的设计 | 第64-65页 |
·ADC 整体结构与性能验证 | 第65-71页 |
·输入斜坡信号的瞬态仿真 | 第66-68页 |
·输入正弦信号的瞬态仿真 | 第68-70页 |
·小结 | 第70-71页 |
第四章 模数转换器版图设计与测试 | 第71-78页 |
·版图设计 | 第71-76页 |
·电容版图设计 | 第71-73页 |
·电阻版图设计 | 第73-74页 |
·比较器版图设计 | 第74-76页 |
·测试 | 第76-78页 |
第五章 结论 | 第78-79页 |
致谢 | 第79-80页 |
参考文献 | 第80-83页 |
作者攻硕期间取得的成果 | 第83-84页 |