摘要 | 第3-5页 |
abstract | 第5-6页 |
第1章 引言 | 第16-21页 |
1.1 研究背景和意义 | 第16-17页 |
1.2 国内外研究现状 | 第17-19页 |
1.3 论文的主要工作和内容 | 第19页 |
1.4 论文的工作安排和组织架构 | 第19-21页 |
第2章 LTE-A系统下行链路概述及基带开发平台 | 第21-32页 |
2.1 LTE-A系统的概述及关键技术 | 第21-25页 |
2.1.1 LTE-A系统的物理资源 | 第21-22页 |
2.1.2 增强型MIMO技术 | 第22-23页 |
2.1.3 载波聚合技术(CA) | 第23-24页 |
2.1.4 中继技术(Relay) | 第24-25页 |
2.2 LTE-A系统下行链路的处理 | 第25-27页 |
2.2.1 LTE-A系统物理下行链路的基带信号处理 | 第26-27页 |
2.2.2 LTE-A系统物理下行信道的接收端处理 | 第27页 |
2.3 基带开发平台 | 第27-30页 |
2.3.1 基带开发平台的总体架构 | 第28-29页 |
2.3.2 芯片选型 | 第29-30页 |
2.4 FPGA开发环境和流程 | 第30-31页 |
2.5 本章小结 | 第31-32页 |
第3章 信道估计和信号检测算法研究及FPGA设计 | 第32-57页 |
3.1 LTE-A系统信道估计算法研究 | 第32-37页 |
3.1.1 信道估计算法研究 | 第32-34页 |
3.1.2 导频位置处信道估计算法性能仿真 | 第34-36页 |
3.1.3 插值算法研究 | 第36-37页 |
3.2 LTE-A系统信号检测算法研究 | 第37-45页 |
3.2.1 传统信号检测算法研究 | 第37-40页 |
3.2.2 传输分集检测算法研究 | 第40-44页 |
3.2.3 信号检测算法性能分析 | 第44-45页 |
3.3 基于M算法的贪心策略球形译码检测算法 | 第45-49页 |
3.3.1 基于M算法的贪心策略球形译码检测算法理论分析 | 第45-47页 |
3.3.2 算法性能分析 | 第47-49页 |
3.4 信道估计算法的FPGA设计 | 第49-52页 |
3.4.1 下行链路信道估计的FPGA设计 | 第49-50页 |
3.4.2 插值算法的FPGA的设计 | 第50-52页 |
3.5 信号检测算法的FPGA设计 | 第52-56页 |
3.5.1 解SFBC信号检测算法FPGA的设计 | 第52-54页 |
3.5.2 QR分解检测算法FPGA的设计 | 第54-56页 |
3.6 本章小结 | 第56-57页 |
第4章 LTE-A系统物理下行链路的研究及部分模块实现 | 第57-76页 |
4.1 LTE-A系统物理下行链路解资源映射的研究与设计 | 第57-64页 |
4.1.1 PBCH解资源映射的研究及FPGA设计 | 第57-59页 |
4.1.2 PCFICH解资源映射的研究及FPGA设计 | 第59-60页 |
4.1.3 PDCCH解资源映射的研究及FPGA设计 | 第60-62页 |
4.1.4 PDSCH解资源映射的研究及FPGA设计 | 第62-64页 |
4.2 LTE-A系统物理下行信道的主要模块设计 | 第64-75页 |
4.2.1 解调模块的FPGA设计 | 第64-66页 |
4.2.2 解扰模块的FPGA设计 | 第66-67页 |
4.2.3 解速率匹配的FPGA设计 | 第67-70页 |
4.2.4 译码模块的FPGA设计 | 第70-73页 |
4.2.5 解码块分割和解CRC的FPGA设计 | 第73-74页 |
4.2.6 解CFI的FPGA设计 | 第74-75页 |
4.3 本章小结 | 第75-76页 |
第5章 LTE-A系统物理下行链路的FPGA仿真与平台验证 | 第76-102页 |
5.1 LTE-A系统物理下行链路的模块集成及定点数据处理 | 第76-78页 |
5.2 信道估计和信号检测的FPGA仿真和验证 | 第78-82页 |
5.2.1 信道估计的FPGA仿真和验证 | 第78-80页 |
5.2.2 信号检测的FPGA仿真和验证 | 第80-82页 |
5.3 下行信道解资源映射的FPGA仿真和验证 | 第82-88页 |
5.3.1 PBCH的解资源映射FPGA仿真和验证 | 第82-83页 |
5.3.2 PCFICH的解资源映射FPGA仿真和验证 | 第83-84页 |
5.3.3 PDCCH的解资源映射FPGA仿真和验证 | 第84-86页 |
5.3.4 PDSCH的解资源映射FPGA仿真和验证 | 第86-88页 |
5.4 下行信道主要模块的FPGA仿真和验证 | 第88-94页 |
5.4.1 解调及解扰模块的FPGA仿真和验证 | 第88-89页 |
5.4.2 解速率匹配模块的FPGA仿真和验证 | 第89-91页 |
5.4.3 译码模块的FPGA仿真和实现 | 第91-92页 |
5.4.4 解码块分割和解CRC的FPGA仿真和验证 | 第92-93页 |
5.4.5 解CFI模块的FPGA仿真和验证 | 第93-94页 |
5.5 LTE-A系统物理下行链路时间与性能分析 | 第94-101页 |
5.5.1 LTE-A系统物理下行信道的整体仿真和时序分析 | 第94-97页 |
5.5.2 使用资源评估和分析 | 第97-98页 |
5.5.3 基带平台的验证 | 第98-101页 |
5.6 本章小结 | 第101-102页 |
第6章 总结与展望 | 第102-104页 |
6.1 论文工作总结 | 第102-103页 |
6.2 未来工作展望 | 第103-104页 |
参考文献 | 第104-108页 |
致谢 | 第108-109页 |
攻读硕士学位期间从事的科研工作及取得的成果 | 第109页 |