首页--工业技术论文--无线电电子学、电信技术论文--无线通信论文--移动通信论文

LTE-A系统物理下行链路的研究与FPGA实现

摘要第3-5页
abstract第5-6页
第1章 引言第16-21页
    1.1 研究背景和意义第16-17页
    1.2 国内外研究现状第17-19页
    1.3 论文的主要工作和内容第19页
    1.4 论文的工作安排和组织架构第19-21页
第2章 LTE-A系统下行链路概述及基带开发平台第21-32页
    2.1 LTE-A系统的概述及关键技术第21-25页
        2.1.1 LTE-A系统的物理资源第21-22页
        2.1.2 增强型MIMO技术第22-23页
        2.1.3 载波聚合技术(CA)第23-24页
        2.1.4 中继技术(Relay)第24-25页
    2.2 LTE-A系统下行链路的处理第25-27页
        2.2.1 LTE-A系统物理下行链路的基带信号处理第26-27页
        2.2.2 LTE-A系统物理下行信道的接收端处理第27页
    2.3 基带开发平台第27-30页
        2.3.1 基带开发平台的总体架构第28-29页
        2.3.2 芯片选型第29-30页
    2.4 FPGA开发环境和流程第30-31页
    2.5 本章小结第31-32页
第3章 信道估计和信号检测算法研究及FPGA设计第32-57页
    3.1 LTE-A系统信道估计算法研究第32-37页
        3.1.1 信道估计算法研究第32-34页
        3.1.2 导频位置处信道估计算法性能仿真第34-36页
        3.1.3 插值算法研究第36-37页
    3.2 LTE-A系统信号检测算法研究第37-45页
        3.2.1 传统信号检测算法研究第37-40页
        3.2.2 传输分集检测算法研究第40-44页
        3.2.3 信号检测算法性能分析第44-45页
    3.3 基于M算法的贪心策略球形译码检测算法第45-49页
        3.3.1 基于M算法的贪心策略球形译码检测算法理论分析第45-47页
        3.3.2 算法性能分析第47-49页
    3.4 信道估计算法的FPGA设计第49-52页
        3.4.1 下行链路信道估计的FPGA设计第49-50页
        3.4.2 插值算法的FPGA的设计第50-52页
    3.5 信号检测算法的FPGA设计第52-56页
        3.5.1 解SFBC信号检测算法FPGA的设计第52-54页
        3.5.2 QR分解检测算法FPGA的设计第54-56页
    3.6 本章小结第56-57页
第4章 LTE-A系统物理下行链路的研究及部分模块实现第57-76页
    4.1 LTE-A系统物理下行链路解资源映射的研究与设计第57-64页
        4.1.1 PBCH解资源映射的研究及FPGA设计第57-59页
        4.1.2 PCFICH解资源映射的研究及FPGA设计第59-60页
        4.1.3 PDCCH解资源映射的研究及FPGA设计第60-62页
        4.1.4 PDSCH解资源映射的研究及FPGA设计第62-64页
    4.2 LTE-A系统物理下行信道的主要模块设计第64-75页
        4.2.1 解调模块的FPGA设计第64-66页
        4.2.2 解扰模块的FPGA设计第66-67页
        4.2.3 解速率匹配的FPGA设计第67-70页
        4.2.4 译码模块的FPGA设计第70-73页
        4.2.5 解码块分割和解CRC的FPGA设计第73-74页
        4.2.6 解CFI的FPGA设计第74-75页
    4.3 本章小结第75-76页
第5章 LTE-A系统物理下行链路的FPGA仿真与平台验证第76-102页
    5.1 LTE-A系统物理下行链路的模块集成及定点数据处理第76-78页
    5.2 信道估计和信号检测的FPGA仿真和验证第78-82页
        5.2.1 信道估计的FPGA仿真和验证第78-80页
        5.2.2 信号检测的FPGA仿真和验证第80-82页
    5.3 下行信道解资源映射的FPGA仿真和验证第82-88页
        5.3.1 PBCH的解资源映射FPGA仿真和验证第82-83页
        5.3.2 PCFICH的解资源映射FPGA仿真和验证第83-84页
        5.3.3 PDCCH的解资源映射FPGA仿真和验证第84-86页
        5.3.4 PDSCH的解资源映射FPGA仿真和验证第86-88页
    5.4 下行信道主要模块的FPGA仿真和验证第88-94页
        5.4.1 解调及解扰模块的FPGA仿真和验证第88-89页
        5.4.2 解速率匹配模块的FPGA仿真和验证第89-91页
        5.4.3 译码模块的FPGA仿真和实现第91-92页
        5.4.4 解码块分割和解CRC的FPGA仿真和验证第92-93页
        5.4.5 解CFI模块的FPGA仿真和验证第93-94页
    5.5 LTE-A系统物理下行链路时间与性能分析第94-101页
        5.5.1 LTE-A系统物理下行信道的整体仿真和时序分析第94-97页
        5.5.2 使用资源评估和分析第97-98页
        5.5.3 基带平台的验证第98-101页
    5.6 本章小结第101-102页
第6章 总结与展望第102-104页
    6.1 论文工作总结第102-103页
    6.2 未来工作展望第103-104页
参考文献第104-108页
致谢第108-109页
攻读硕士学位期间从事的科研工作及取得的成果第109页

论文共109页,点击 下载论文
上一篇:关联成像的理论及应用研究
下一篇:分布反馈光纤激光器传感阵列关键技术研究