| 摘要 | 第5-6页 |
| Abstract | 第6页 |
| 第1章 绪论 | 第14-19页 |
| 1.1 研究背景及意义 | 第14-15页 |
| 1.1.1 软件无线电概述 | 第14页 |
| 1.1.2 软件无线电的关键技术及研究意义 | 第14-15页 |
| 1.2 国内外研究现状 | 第15-18页 |
| 1.3 论文的主要工作与组织结构 | 第18-19页 |
| 第2章 软件无线电中数字中频系统理论分析 | 第19-31页 |
| 2.1 信号采样理论 | 第19-21页 |
| 2.2 多速率信号处理 | 第21-24页 |
| 2.2.1 整数倍抽取(Decimation) | 第21-23页 |
| 2.2.2 整数倍内插(Interpolation) | 第23-24页 |
| 2.3 数字混频正交信号变换 | 第24-25页 |
| 2.4 数字中频系统中的并行处理技术 | 第25-26页 |
| 2.5 数字中频系统中常用的数字滤波器 | 第26-30页 |
| 2.5.1 多相滤波器 | 第26-27页 |
| 2.5.2 半带滤波器 | 第27页 |
| 2.5.3 积分梳状滤波器 | 第27-30页 |
| 2.5.4 数字低通滤波器 | 第30页 |
| 2.6 小结 | 第30-31页 |
| 第3章 软件无线电的数字中频系统设计 | 第31-39页 |
| 3.1 软件无线电(SDR)平台 | 第31-34页 |
| 3.1.1 射频前端硬件需求 | 第31-33页 |
| 3.1.2 数字中频硬件需要 | 第33-34页 |
| 3.2 系统总体设计结构及设计指标 | 第34-38页 |
| 3.2.1 接收端设计实现 | 第36-37页 |
| 3.2.2 发射端设计实现 | 第37-38页 |
| 3.3 小结 | 第38-39页 |
| 第4章 数字中频系统关键模块的研究与设计 | 第39-67页 |
| 4.1 数字中频系统接口模块 | 第39-43页 |
| 4.2 CIC滤波器模块 | 第43-48页 |
| 4.2.1 CIC滤波器模块参数的设计 | 第43-46页 |
| 4.2.2 CIC滤波器模块的硬件实现与验证 | 第46-48页 |
| 4.3 半带滤波器模块 | 第48-53页 |
| 4.3.1 半带滤波器模块参数的设计 | 第49-50页 |
| 4.3.2 半带滤波器模块的硬件实现与验证 | 第50-53页 |
| 4.4 多相滤波器模块 | 第53-60页 |
| 4.4.1 多相滤波器模块参数的设计 | 第53-56页 |
| 4.4.2 多相滤波器模块的硬件实现与验证 | 第56-60页 |
| 4.5 数字低通滤波器模块 | 第60-65页 |
| 4.5.1 数字低通滤波器模块参数的设计 | 第61-63页 |
| 4.5.2 数字低通滤波器模块的硬件实现与验证 | 第63-65页 |
| 4.6 数字下变频模块 | 第65-66页 |
| 4.7 小结 | 第66-67页 |
| 第5章 系统调试与性能分析 | 第67-82页 |
| 5.1 发射端设计分析 | 第67-74页 |
| 5.1.1 发射端速率分析 | 第68-72页 |
| 5.1.2 发射端频谱分析 | 第72-74页 |
| 5.2 接收端设计分析 | 第74-81页 |
| 5.2.1 接收端速率分析 | 第74-79页 |
| 5.2.2 接收端频谱分析 | 第79-81页 |
| 5.3 小结 | 第81-82页 |
| 总结 | 第82-83页 |
| 参考文献 | 第83-87页 |
| 致谢 | 第87-88页 |
| 附录A 攻读学位期间发表的学术论文目录 | 第88-89页 |
| 附录B 部分Verilog HDL代码 | 第89-95页 |