首页--工业技术论文--无线电电子学、电信技术论文--基本电子电路论文--频率合成技术、频率合成器论文

高频多路低噪声合成频率源设计与实现

摘要第5-6页
abstract第6-7页
第一章 绪论第10-13页
    1.1 课题研究背景与意义第10页
    1.2 国内外研究现状第10-11页
    1.3 本课题的技术指标第11-12页
    1.4 本论文的结构安排第12-13页
第二章 多路输出合成频率源总体方案设计第13-20页
    2.1 多路输出方案分析第13-14页
    2.2 频率合成方案分析第14-17页
        2.2.1 直接模拟式频率合成第14-15页
        2.2.2 直接数字式频率合成第15-16页
        2.2.3 锁相式频率合成第16-17页
    2.3 频率源总体方案设计第17-19页
    2.4 本章小结第19-20页
第三章 锁相环及其控制电路设计第20-40页
    3.1 锁相环原理分析第20-24页
    3.2 锁相环特性分析第24-29页
        3.2.1 锁相环相位分析第24-25页
        3.2.2 锁相环稳定性分析第25-26页
        3.2.3 锁相环电路的相位噪声分析第26-29页
    3.3 锁相环电路设计第29-37页
        3.3.1 锁相环芯片选型第29-30页
        3.3.2 锁相环电路仿真分析第30-32页
        3.3.3 环路滤波器设计第32-37页
    3.4 控制电路设计第37-39页
        3.4.1 控制电路芯片选型第37页
        3.4.2 控制电路芯片电路设计第37-39页
    3.5 本章小结第39-40页
第四章 信号的多路输出及低噪声设计第40-61页
    4.1 信号的多路输出设计第40-42页
    4.2 输出信号稳幅电路设计第42-44页
        4.2.1 自动增益电路工作原理分析第42页
        4.2.2 自动增益电路设计第42-44页
    4.3 输出信号低噪声设计第44-60页
        4.3.1 低噪声输入信号的产生第44-51页
        4.3.2 低噪声信号放大电路实现第51-53页
        4.3.3 低通滤波器设计第53-57页
        4.3.4 低噪声电源设计第57-60页
        4.3.5 电磁兼容设计第60页
    4.4 本章小结第60-61页
第五章 合成频率源电路实现及测试第61-79页
    5.1 硬件设计第61-66页
        5.1.1 电路原理图设计第61-64页
        5.1.2 电路调试第64-65页
        5.1.3 课题实物分析第65-66页
    5.2 多路输出模块指标测试第66-78页
        5.2.1 四路 10MHz输出信号频率及功率测试第67-71页
        5.2.2 四路 10MHz输出信号相位噪声测试第71-74页
        5.2.3 高频输出信号测试第74-78页
    5.3 本章小结第78-79页
第六章 结论与展望第79-81页
    6.1 课题成果总结第79-80页
    6.2 课题展望第80-81页
致谢第81-82页
参考文献第82-84页
攻读硕士学位期间项目成果第84-85页

论文共85页,点击 下载论文
上一篇:用于UWB定位系统的天线及射频前端研究与设计
下一篇:连续型功率放大器的研究