基于分段多项式逼近的DDS设计及FPGA实现
摘要 | 第1-6页 |
ABSTRACT | 第6-9页 |
1 绪论 | 第9-13页 |
·频率合成技术的发展历程 | 第9-11页 |
·DDS 的研究现状及发展趋势 | 第11-12页 |
·本文的工作 | 第12-13页 |
2 直接数字频率合成技术研究 | 第13-18页 |
·DDS 的工作原理 | 第13-14页 |
·DDS 的基本结构 | 第14-15页 |
·相位累加器 | 第14页 |
·相位—幅度转换模块 | 第14页 |
·数模转换器 | 第14-15页 |
·DDS 的性能特点 | 第15-16页 |
·DDS 技术的优点 | 第15页 |
·DDS 技术的不足 | 第15-16页 |
·DDS 的输出杂散及抑制方法 | 第16-18页 |
·DDS 杂散的主要来源 | 第16-17页 |
·常用杂散抑制的方法 | 第17-18页 |
3 优化DDS 结构的方法 | 第18-25页 |
·正弦函数对称法 | 第18-19页 |
·正弦一相位差算法 | 第19-20页 |
·三角近似法 | 第20-21页 |
·Sunderland 结构 | 第20-21页 |
·Nicholas 优化结构 | 第21页 |
·CORDIC 算法 | 第21-24页 |
·CORDIC 原理 | 第21-22页 |
·CORDIC 算法的操作模式 | 第22-24页 |
·线性插值近似法 | 第24-25页 |
4 分段多项式逼近法 | 第25-32页 |
·基本原理 | 第25-26页 |
·多项式系数的确定 | 第26-32页 |
·最小二乘法 | 第27-28页 |
·最大最小逼近法 | 第28-32页 |
5 DDS 设计的FPGA 实现 | 第32-54页 |
·系统总体方案划分 | 第32页 |
·硬件平台及FPGA 开发流程 | 第32-36页 |
·硬件平台简介 | 第32-34页 |
·FPGA 开发流程 | 第34-36页 |
·IP 复用技术 | 第36页 |
·子模块的设计与验证 | 第36-46页 |
·嵌入式PLL 的调用 | 第36-37页 |
·相位累加器模块 | 第37-39页 |
·象限变换电路 | 第39-40页 |
·相位—幅度转换模块 | 第40-44页 |
·延时模块设计 | 第44-46页 |
·FPGA 系统级仿真 | 第46-49页 |
·外部接口模块 | 第49-51页 |
·键盘接口模块 | 第49-50页 |
·数模转换模块 | 第50-51页 |
·DDS 系统的板级测试 | 第51-54页 |
·引脚锁定 | 第51-52页 |
·下载及测试结果 | 第52-54页 |
6 结论 | 第54-55页 |
致谢 | 第55-56页 |
参考文献 | 第56-60页 |
附录 | 第60-61页 |
详细摘要 | 第61-63页 |