首页--工业技术论文--无线电电子学、电信技术论文--基本电子电路论文--数字电路论文

基于FPGA的全局时钟分配和TDC模块设计

摘要第1-5页
Abstract第5-8页
1 绪论第8-17页
   ·PET 系统基本介绍第8-11页
   ·全数字化PET 系统简介第11-13页
   ·本文主要研究内容第13-15页
   ·论文结构第15-17页
2 时间间隔测量技术第17-24页
   ·时间间隔测量技术简介第17-18页
   ·常用的时间间隔测量方法第18-24页
3 时间数字转换模块的研究第24-33页
   ·细时间测量方法第24-26页
   ·粗时间测量方法第26-28页
   ·对细时间测量在FPGA 中实现可能性的分析第28-32页
   ·小结第32-33页
4 全局时钟信号分配模块硬件设计第33-56页
   ·全局时钟信号分配模块概述第33-34页
   ·系统原理及结构设计第34-35页
   ·硬件电路设计第35-44页
   ·FPGA 程序设计第44-52页
   ·系统测试第52-55页
   ·小结第55-56页
5 总结与展望第56-58页
   ·总结第56-57页
   ·展望第57-58页
致谢第58-59页
参考文献第59-62页

论文共62页,点击 下载论文
上一篇:高速宽带连续型Sigma Delta调制器的研究与设计
下一篇:低功耗高稳定时钟晶振芯片的研究与设计