基于FPGA的宽带信道化数字接收机研究与实现
摘要 | 第1-5页 |
ABSTRACT | 第5-10页 |
第一章 绪论 | 第10-14页 |
·课题的研究背景及意义 | 第10-11页 |
·信道化数字接收机的发展历程及研究现状 | 第11-12页 |
·ADC器件的发展现状 | 第12页 |
·FPGA在信道化数字接收机中的应用 | 第12-13页 |
·本章小结 | 第13-14页 |
第二章 宽带信道化数字接收机的基本理论 | 第14-29页 |
·信号采样理论 | 第14-16页 |
·Nyquist低通采样定理 | 第14-15页 |
·带通采样定理 | 第15-16页 |
·数字接收机的基本结构 | 第16-18页 |
·射频低通采样结构 | 第16-17页 |
·射频带通采样结构 | 第17-18页 |
·中频带通采样结构 | 第18页 |
·数字下变频的基本原理 | 第18-19页 |
·多速率数字信号处理理论 | 第19-23页 |
·整数倍抽取和内插 | 第20-21页 |
·基于多相滤波结构的采样率变换 | 第21-23页 |
·信道化数字接收机的原理和结构 | 第23-28页 |
·信道化的划分方式 | 第23-24页 |
·信道化数字接收机的基本结构 | 第24-25页 |
·信道化数字接收机的等效结构 | 第25-27页 |
·基于多相数字滤波器组的信道化技术 | 第27-28页 |
·本章小结 | 第28-29页 |
第三章 信道化数字接收机的改进和应用 | 第29-41页 |
·无盲区信道划分方式 | 第29-30页 |
·双通道并行处理的信道化接收机原理和结构 | 第30-34页 |
·双通道并行处理信道化接收机的原理 | 第30-31页 |
·双通道并行处理信道化接收机的结构 | 第31-33页 |
·双通道并行处理信道化接收机的应用及仿真 | 第33-34页 |
·数字信道化瞬时测频接收机原理及应用 | 第34-40页 |
·瞬时测频技术的原理 | 第35-36页 |
·基于IFM的信道化数字接收机结构 | 第36页 |
·基于IFM信道化接收机的信道判决 | 第36-37页 |
·信道化瞬时测频接收机的应用及仿真 | 第37-40页 |
·本章小结 | 第40-41页 |
第四章 宽带信道化数字接收机的方案设计及仿真 | 第41-47页 |
·系统的功能及设计的技术指标 | 第41-42页 |
·系统信道化方案的设计 | 第42-43页 |
·系统的MATLAB仿真及结果分析 | 第43-46页 |
·原型低通FIR滤波器的设计及仿真 | 第44-45页 |
·基于多相DFT结构信道化数字接收机仿真 | 第45-46页 |
·MATLAB仿真结果分析 | 第46页 |
·本章小结 | 第46-47页 |
第五章 系统的软件设计及仿真 | 第47-63页 |
·系统软件结构设计 | 第47-48页 |
·数据抽取模块的实现 | 第48-50页 |
·多相滤波模块的实现 | 第50-53页 |
·IFFT模块的实现 | 第53-59页 |
·IFFT的基本原理 | 第53-54页 |
·并行流水线结构的IFFT实现 | 第54-55页 |
·并行IFFT的控制单元 | 第55-57页 |
·蝶形结构单元的设计 | 第57页 |
·32点并行IFFT仿真及分析 | 第57-59页 |
·时钟管理模块的实现 | 第59-60页 |
·系统的软件仿真结果及分析 | 第60-62页 |
·本章小结 | 第62-63页 |
第六章 数字接收机的硬件电路设计及测试 | 第63-79页 |
·系统硬件结构设计 | 第63-64页 |
·系统主要模块设计及芯片的选型 | 第64-70页 |
·数模转换模块的设计和ADC芯片的选型 | 第64-65页 |
·数据处理模块的设计和FPGA芯片的选型 | 第65-67页 |
·时钟模块的设计和时钟芯片的选型 | 第67-68页 |
·电源模块的设计和电源芯片的选型 | 第68-70页 |
·硬件电路原理图及PCB的设计 | 第70-72页 |
·系统的测试结果及分析 | 第72-78页 |
·系统测试框图 | 第72-73页 |
·ADC的性能测试 | 第73-75页 |
·FPGA信道化输出测试 | 第75-78页 |
·现场测试图 | 第78页 |
·本章小结 | 第78-79页 |
结束语 | 第79-80页 |
致谢 | 第80-81页 |
参考文献 | 第81-83页 |
攻硕期间取得的研究成果 | 第83页 |