| 摘要 | 第1-4页 |
| Abstract | 第4-5页 |
| 目录 | 第5-7页 |
| 第一章 综述 | 第7-13页 |
| ·研究背景概述 | 第7-9页 |
| ·课题的提出 | 第9-11页 |
| ·论文结构 | 第11-13页 |
| 第二章 基于 FPGA的实时图像处理系统 | 第13-27页 |
| ·FPGA特点及设计流程 | 第13-18页 |
| ·FPGA的特点及其发展趋势 | 第13-14页 |
| ·可编程片上系统(SOPC)的基本特征 | 第14-15页 |
| ·FPGA工作原理 | 第15-17页 |
| ·FPGA基本开发流程与开发工具 | 第17-18页 |
| ·基于 FPGA的实时视频处理平台构架 | 第18-20页 |
| ·视频编解码技术 | 第20-27页 |
| ·数字视频标准及视频处理信号 | 第20-24页 |
| ·视频编解码专用视频芯片 | 第24页 |
| ·FPGA对 I2C总线的配置 | 第24-27页 |
| ·I2C简介 | 第24-25页 |
| ·配置任务流程 | 第25-27页 |
| 第三章 插值算法的matlab仿真及方案选取 | 第27-35页 |
| ·三种插值方法的matlab仿真 | 第27-30页 |
| ·基于 FPGA实现的算法选取与实现 | 第30-35页 |
| ·双线性插值实现方法 | 第31-32页 |
| ·算法的简化及实现 | 第32-35页 |
| 第四章 基于 FPGA局部插值放大核心模块的设计与实现 | 第35-49页 |
| ·局部插值放大部分的模块划分及内部结构 | 第35-38页 |
| ·结构层次化设计 | 第35-37页 |
| ·模块划分的技巧 | 第35-36页 |
| ·结构层次化编码 | 第36-37页 |
| ·核心模块内部结构 | 第37-38页 |
| ·主要子模块的设计和实现 | 第38-49页 |
| ·局部截取模块设计 | 第39-42页 |
| ·局部截取模块组成结构 | 第39-41页 |
| ·状态机的合理设计 | 第41-42页 |
| ·插值放大算法模块设计 | 第42-44页 |
| ·时序的考虑 | 第43-44页 |
| ·FIFO的考虑 | 第44页 |
| ·图像混叠模块设计 | 第44-49页 |
| 第五章 系统验证与调试 | 第49-56页 |
| ·FPGA综合 | 第49-50页 |
| ·系统仿真和测试 | 第50-54页 |
| ·仿真工具Modelsim简介 | 第51页 |
| ·仿真内容及注意事项 | 第51-52页 |
| ·系统级验证 | 第52-54页 |
| ·解决亚稳态现象 | 第54-55页 |
| ·处理结果 | 第55-56页 |
| 第六章 总结与展望 | 第56-58页 |
| ·论文工作总结 | 第56-57页 |
| ·进一步工作的展望 | 第57-58页 |
| 参考文献 | 第58-61页 |
| 致谢 | 第61-62页 |
| 附录A 发表的论文 | 第62-63页 |
| 附录B 图像处理开发板实物图 | 第63-64页 |
| 附录C I2C配置编解码芯片的相关代码 | 第64-67页 |
| 附录D CCIR_decoder模块相关代码 | 第67-68页 |