摘要 | 第1-5页 |
ABSTRACT | 第5-7页 |
目录 | 第7-10页 |
CONTENTS | 第10-13页 |
第一章 绪论 | 第13-19页 |
·本论文的研究背景及意义 | 第13-16页 |
·研究背景 | 第13-15页 |
·研究意义 | 第15-16页 |
·国内外研究现状 | 第16-17页 |
·课题来源及主要研究内容 | 第17-19页 |
第二章 嵌入式IEC61850合并单元控制器的设计 | 第19-34页 |
·IEC61850标准与变电站自动化系统 | 第19-25页 |
·IEC61850标准的发展与技术特点 | 第19-21页 |
·基于IEC 6150标准的变电站自动化系统 | 第21-22页 |
·合并单元通信映射与信息模型构建 | 第22-25页 |
·控制器系统需求及硬件总体设计方案 | 第25-29页 |
·合并单元的系统需求 | 第25-26页 |
·合并单元的硬件平台总体设计方案 | 第26-28页 |
·合并单元功能实现的模块组成 | 第28-29页 |
·嵌入式合并单元控制器软件平台的搭建 | 第29-32页 |
·嵌入式操作系统的选择 | 第29-30页 |
·嵌入式操作系统的移植 | 第30-32页 |
·嵌入式系统开发环境的建立 | 第32-33页 |
·交叉编译环境的建立 | 第32-33页 |
·建立NFS服务 | 第33页 |
·本章小结 | 第33-34页 |
第三章 合并单元控制器数据采集功能的研究 | 第34-50页 |
·数据采集系统 | 第34-35页 |
·数据还原模块的研究 | 第35-43页 |
·FPGA的选择和开发环境的搭建 | 第36-37页 |
·曼彻斯特编码及传输帧格式 | 第37-38页 |
·曼彻斯特码解码的设计 | 第38-41页 |
·CRC校验模块的设计 | 第41-43页 |
·同步功能模块的研究 | 第43-47页 |
·同步信号1的识别 | 第43-45页 |
·同步信号2的产生 | 第45-46页 |
·异常处理 | 第46-47页 |
·采样值传输模型分析 | 第47-49页 |
·本章小结 | 第49-50页 |
第四章 合并单元控制器通信功能的研究与设计 | 第50-69页 |
·IEC61850合并单元网络控制器的设计 | 第50-58页 |
·IEC61850合并单元控制器网络接口的硬件设计 | 第51-52页 |
·IEC61850描述的过程层通信网络分析 | 第52-54页 |
·IEC61850合并单元控制器的应用组帧 | 第54-58页 |
·IEC61850合并单元控制器通讯功能的实现 | 第58-66页 |
·通讯软件实现的两种方案 | 第59-60页 |
·以太网及TCP/IP协议 | 第60-61页 |
·控制器驱动加载与嵌入式TCP/IP通信 | 第61-63页 |
·嵌入式合并单元通信功能的软件实现 | 第63-66页 |
·IEC61850合并单元控制器的串口设计 | 第66页 |
·IEC61850合并单元控制器通道监控界面的设计 | 第66-68页 |
·本章小结 | 第68-69页 |
第五章 控制器相关测试与分析 | 第69-81页 |
·合并单元控制器过渡方案的提出 | 第69-70页 |
·数字输出额定值设定 | 第70-71页 |
·数据采样精度测试 | 第71-74页 |
·网络传输内容测试 | 第74-77页 |
·网络传输时延测试 | 第77-78页 |
·定标测试 | 第78-79页 |
·本章小结 | 第79-81页 |
结论 | 第81-82页 |
参考文献 | 第82-87页 |
攻读学位期间发表的学术论文 | 第87-88页 |
攻读学位期间参加的科研项目 | 第88-90页 |
致谢 | 第90-91页 |
附录1 嵌入式合并单元控制器试验测试装置图 | 第91-92页 |
附录2 还原模块FPGA的CRC校验测试程序 | 第92-93页 |
附录3 合并单元数据采集读写模块子程序 | 第93-95页 |
附录4 合并单元广播通信功能测试程序 | 第95-97页 |