数字信号处理算法的FPGA高速实现研究
| 摘要 | 第1-5页 |
| ABSTRACT | 第5-8页 |
| 第一章 绪论 | 第8-13页 |
| ·研究背景与意义 | 第8-9页 |
| ·研究内容及现状 | 第9-11页 |
| ·本文结构 | 第11-13页 |
| 第二章 无反馈结构的高速实现 | 第13-36页 |
| ·无反馈结构的常用优化方法 | 第13-22页 |
| ·SOPOT 算法 | 第13-14页 |
| ·DA 算法 | 第14-16页 |
| ·关键路径 | 第16-18页 |
| ·加法树 | 第18-19页 |
| ·前馈割集重定时 | 第19-21页 |
| ·多项式并行结构 | 第21-22页 |
| ·均衡滤波器的实现及优化 | 第22-29页 |
| ·均衡器理论推导 | 第22-25页 |
| ·均衡器结构分析及优化 | 第25-28页 |
| ·结果对比分析 | 第28-29页 |
| ·分数时延滤波器的实现及优化 | 第29-35页 |
| ·Farrow 结构理论推导 | 第29-31页 |
| ·Farrow 结构分析及优化 | 第31-33页 |
| ·结果对比分析 | 第33-35页 |
| ·本章小结 | 第35-36页 |
| 第三章 有反馈结构的高速实现 | 第36-65页 |
| ·有反馈结构的常用优化方法 | 第36-42页 |
| ·迭代边界 | 第37-38页 |
| ·前向预测的放松方法 | 第38-39页 |
| ·割集重定时 | 第39-41页 |
| ·并行展开 | 第41-42页 |
| ·循环冗余校验的实现及优化 | 第42-52页 |
| ·CRC 理论介绍 | 第43-44页 |
| ·CRC 结构分析及优化 | 第44-50页 |
| ·结果对比分析 | 第50-52页 |
| ·LMS 的实现及优化 | 第52-64页 |
| ·LMS 理论推导及仿真分析 | 第52-55页 |
| ·LMS 结构分析及优化 | 第55-61页 |
| ·结果对比分析 | 第61-64页 |
| ·本章小结 | 第64-65页 |
| 第四章 特殊结构的高速实现 | 第65-92页 |
| ·脉动阵列结构原理 | 第65-68页 |
| ·DLMS 的脉动阵实现 | 第68-78页 |
| ·基本的脉动阵结构DLMS | 第68-70页 |
| ·改进的脉动阵结构DLMS | 第70-72页 |
| ·新的脉动阵结构DLMS | 第72-75页 |
| ·结果对比分析 | 第75-78页 |
| ·RLS 的脉动阵实现 | 第78-91页 |
| ·RLS 理论推导及仿真分析 | 第78-80页 |
| ·QRD-RLS 理论推导 | 第80-84页 |
| ·基于脉动阵的QRD-RLS 实现及优化 | 第84-89页 |
| ·结果对比分析 | 第89-91页 |
| ·本章小结 | 第91-92页 |
| 第五章 总结与展望 | 第92-94页 |
| ·工作总结 | 第92-93页 |
| ·下一步研究展望 | 第93-94页 |
| 参考文献 | 第94-97页 |
| 致谢 | 第97-98页 |
| 个人简历、研究工作及发表论文情况 | 第98-99页 |