第一章 绪论 | 第1-10页 |
1.1 本文的选题背景及依据 | 第7-8页 |
1.2 本文的研究内容 | 第8-10页 |
第二章 稳瞄操作控制系统的方案设计 | 第10-17页 |
2.1 引言 | 第10-11页 |
2.2 稳瞄操作控制系统的要求和解决方案分析 | 第11-15页 |
2.2.1 系统的要求 | 第11-12页 |
2.2.2 解决方案分析 | 第12-15页 |
2.3 方案结构 | 第15-16页 |
2.4 本章小结 | 第16-17页 |
第三章 操控器的实现 | 第17-37页 |
3.1 引言 | 第17-18页 |
3.2 操控器的外观和与外部的接口 | 第18-19页 |
3.3 电源板的设计 | 第19页 |
3.4 单片机板的硬件设计 | 第19-23页 |
3.4.1 总线扩展 | 第20-21页 |
3.4.2 控制开关信号的处理 | 第21-22页 |
3.4.3 A╱D转换电路 | 第22-23页 |
3.5 单片机板的软件设计 | 第23-31页 |
3.5.1 控制开关信号的读取: | 第23-24页 |
3.5.2 A╱D转换结果的读取 | 第24-27页 |
3.5.3 通讯程序 | 第27-31页 |
3.5.4 抗干扰程序 | 第31页 |
3.6 伟福开发系统简介 | 第31-32页 |
3.7 检测程序 | 第32-35页 |
3.7.1 发送的数据的格式 | 第32-33页 |
3.7.2 串行口的初始化 | 第33-34页 |
3.7.3 串行口的状态监视 | 第34-35页 |
3.7.4 传输过程中的校验 | 第35页 |
3.8 本章小结 | 第35-37页 |
第四章 接口板的实现 | 第37-63页 |
4.1 引言 | 第37页 |
4.2 VHDL语言设计的步骤 | 第37-38页 |
4.3 VHDL语言设计 | 第38-49页 |
4.3.1 计数器的设计 | 第40-44页 |
4.3.2 测距移位寄存器的设计 | 第44-47页 |
4.3.3 定时器的设计 | 第47-49页 |
4.4 整个语言设计的组织 | 第49-52页 |
4.5 功能仿真VHDL语言设计的仿真 | 第52-57页 |
4.5.1 Testbench的设计 | 第53-56页 |
4.5.2 测试文件的设计 | 第56-57页 |
4.5.3 VHDL语言设计的功能仿真 | 第57页 |
4.6 逻辑综合与门级仿真 | 第57-60页 |
4.6.1 逻辑综合的基本步骤 | 第58页 |
4.6.2 行为级描述(Behavioral Description) | 第58-59页 |
4.6.3 工艺库 | 第59页 |
4.6.4 约束条件 | 第59-60页 |
4.7 门级结果的仿真 | 第60-61页 |
4.8 FPGA布局布线与后仿真 | 第61-62页 |
4.8.1 FPGA布局布线 | 第61页 |
4.8.2 后仿真 | 第61-62页 |
4.9 本章小结 | 第62-63页 |
第五章 系统调试中的一些问题和解决方法 | 第63-70页 |
5.1 引言 | 第63页 |
5.2 单片机系统设计方面 | 第63-64页 |
5.3 VHDL语言的应用方面 | 第64-68页 |
5.3.1 前期代码设计中所遇到的问题 | 第64-66页 |
5.3.2 布局布线后所遇到的问题 | 第66-68页 |
5.4 FPGA在电路系统中的调试体会 | 第68-69页 |
5.5 本章小结 | 第69-70页 |
第六章 全文总结 | 第70-72页 |
1. 本文的主要内容 | 第70页 |
2. 本文的创新点 | 第70-71页 |
3. 进一步的工作 | 第71-72页 |
参考文献 | 第72-74页 |
致谢 | 第74页 |