基于VME的可编程插件及其在BES触发系统中的应用研究
中文摘要 | 第1-3页 |
英文摘要 | 第3-6页 |
第一章 引言 | 第6-10页 |
1.1 物理背景 | 第6-7页 |
1.2 国内外高能物理实验现状 | 第7-10页 |
第二章 现场可编程门阵列(FPGA) | 第10-18页 |
2.1 FPGA的发展、特征及应用前景 | 第10-11页 |
2.2 Spartan系列FPGA | 第11-15页 |
2.2.1 FPGA的基本结构 | 第12-13页 |
2.2.2 FPGA的JTAG接口 | 第13-15页 |
2.3 可编程逻辑器件的设计流程 | 第15-18页 |
第三章 通用的VME逻辑插件的研制 | 第18-35页 |
3.1 设计思想的提出 | 第18-20页 |
3.2 插件的结构和设计介绍 | 第20-33页 |
3.2.1 插件的VME接口电路 | 第22-28页 |
3.2.2 输入输出信号及电平转换 | 第28-31页 |
2.2.3 用户逻辑及其配置电路 | 第31-33页 |
3.3 硬件设计的一些考虑 | 第33-35页 |
第四章 插件在BESⅢ触发系统中的应用研究 | 第35-59页 |
4.1 北京谱仪极其触发系统简介 | 第35-40页 |
4.1.1 北京正负电子对撞机(BEPC) | 第35-36页 |
4.1.2 北京谱仪(BES) | 第36-37页 |
4.1.3 触发判选系统 | 第37-40页 |
4.2 在可编程逻辑插件基础上研制的主触发模块 | 第40-52页 |
4.2.1 输入触发延时(ITD) | 第44-46页 |
4.2.2 查表法实现触发事例判选逻辑(TED) | 第46-48页 |
4.2.3 预定标逻辑 | 第48页 |
4.2.4 时序判断逻辑 | 第48-50页 |
4.2.5 系统初始化控制逻辑 | 第50-51页 |
4.2.6 时钟启动电路的设计考虑 | 第51-52页 |
4.3 用于测试的数字信号发送和接收模块设计 | 第52-59页 |
4.3.1 模块的结构及基本功能 | 第53-54页 |
4.3.2 插件FPGA部分设计及其说明 | 第54-56页 |
4.3.3 电路工作原理 | 第56-57页 |
4.3.4 电路仿真及测试 | 第57-59页 |
第五章 结束语 | 第59-60页 |
附录 (设计的VHDL源程序) | 第60-72页 |
参考文献 | 第72-75页 |
致谢 | 第75页 |