复杂电磁环境下动态背景信号生成系统的设计与研究
摘要 | 第1-10页 |
ABSTRACT | 第10-11页 |
第一章 概论 | 第11-15页 |
·课题研究背景及应用意义 | 第11-12页 |
·国内外的研究现状及发展趋势 | 第12-13页 |
·课题研究的内容及论文组织结构 | 第13-15页 |
第二章 系统整体设计方案及硬件结构 | 第15-38页 |
·背景信号生成方案分析 | 第15-26页 |
·各种信号生成方案比较 | 第15-20页 |
·“FPGA+DDS”具体方案分析 | 第20-24页 |
·系统工作流程和软件工具简介 | 第24-26页 |
·硬件实现及芯片选取 | 第26-38页 |
·芯片选择及相关技术 | 第26-33页 |
·硬件结构 | 第33-38页 |
第三章 信号生成设计及工程实现 | 第38-64页 |
·信号生成的数学模型分析 | 第38-44页 |
·正交调制技术 | 第38-39页 |
·数学模型 | 第39-44页 |
·信源生成原理及仿真分析 | 第44-52页 |
·信源生成基本原理 | 第44-49页 |
·信源仿真性能分析 | 第49-52页 |
·信号生成单元的VHDL 实现 | 第52-64页 |
·多路调制形式的IQ 两路生成 | 第53-56页 |
·节约资源的方案比较及特点 | 第56-59页 |
·DDS 数字上变频的FPGA 实现 | 第59-61页 |
·幅度的瑞利衰落及FPGA 实现 | 第61-64页 |
第四章 DDR 控制器与USB 总控单元设计 | 第64-81页 |
·DDRII SRAM——双倍速率静态存储器 | 第64-66页 |
·芯片简介 | 第64-65页 |
·硬件连接 | 第65-66页 |
·MIG 核工具简介 | 第66-68页 |
·软件设计 | 第68-74页 |
·功能设计与实现 | 第69-73页 |
·实现双倍速率转换的关键技术 | 第73-74页 |
·DDR 硬件电路设计 | 第74-75页 |
·USB 总控单元实现及性能分析 | 第75-81页 |
·本系统中USB 功能 | 第76页 |
·软件工具介绍 | 第76-77页 |
·控制字数据包格式定义及调试 | 第77-81页 |
结束语 | 第81-82页 |
致谢 | 第82-83页 |
参考文献 | 第83-85页 |
作者在学期间取得的学术成果 | 第85页 |