微处理器中分支处理技术的开发与研究
摘要 | 第1-6页 |
ABSTRACT | 第6-9页 |
第一章 绪论 | 第9-13页 |
·课题研究背景 | 第9-11页 |
·课题研究的主要内容 | 第11页 |
·论文结构 | 第11-12页 |
·论文研究成果与意义 | 第12-13页 |
·课题研究的主要成果 | 第12页 |
·课题研究的主要意义 | 第12-13页 |
第二章 分支处理技术 | 第13-25页 |
·延迟分支 | 第13页 |
·循环缓冲器 | 第13-14页 |
·多个指令流 | 第14页 |
·预取分支转移目标 | 第14页 |
·分支折叠 | 第14-15页 |
·分支预测 | 第15-23页 |
·静态分支预测 | 第15-16页 |
·动态分支预测 | 第16-19页 |
·两级分支预测 | 第19-21页 |
·分支目标地址计算 | 第21-23页 |
小结 | 第23-25页 |
第三章 S微处理器中的分支指令处理 | 第25-51页 |
·S微处理器简介 | 第25-26页 |
·S微处理器采用的流水线结构 | 第26-28页 |
·分支处理单元 | 第28-31页 |
·S微处理器中的分支指令 | 第31-32页 |
·分支折叠 | 第32-36页 |
·分支折叠方案 | 第32-33页 |
·分支折叠的实现 | 第33-35页 |
·指令编码优化实现分支折叠 | 第35-36页 |
·分支预测 | 第36-47页 |
·分支预测机制 | 第36-38页 |
·分支指令编码解析 | 第38-42页 |
·指令的推测执行 | 第42-44页 |
·分支指令推测执行时序分析 | 第44-45页 |
·分支误预测恢复机制 | 第45-46页 |
·分支预测优化方案 | 第46-47页 |
·分支目标地址 | 第47-50页 |
本章总结 | 第50-51页 |
第四章 S微处理器中分支处理单元功能验证 | 第51-57页 |
·仿真验证流程 | 第51-54页 |
·选定仿真验证方法 | 第51-52页 |
·制定验证环境 | 第52-53页 |
·验证方案 | 第53-54页 |
·分支处理单元功能验证结论 | 第54-55页 |
本章总结 | 第55-57页 |
第五章 结束语 | 第57-59页 |
·全文工作总结 | 第57-58页 |
·未来工作展望 | 第58-59页 |
致谢 | 第59-61页 |
参考文献 | 第61-63页 |
附录A | 第63-71页 |